AD9613
新規設計に推奨A/Dコンバータ、12ビット、170/210/250MSPS、1.8V、デュアル
- 製品モデル
- 6
- 1Ku当たりの価格
- 最低価格:$49.43
製品の詳細
- SNR = 69.6 dBFS @185MHzのfIN、250 MSPS
- SFDR = 86 dBc @185 MHzのfIN、250 MSPS
- 入力ノイズ:−149.9 dBFS/Hz @185 MHz、−1 dBFSのAIN、250 MSPS
- 全消費電力:770 mW @250 MSPS
- 電源電圧:1.8V
- LVDS (ANSI-644 レベル) 出力
- 1~8分周の入力クロック分周器を集積(最大625 MHz入力)
- サンプル・レート: 最大250 MSPS
- IFサンプリング周波数: 最大400 MHz
- ADC用電圧リファレンスを内蔵
- 柔軟なアナログ入力範囲
- 1.4 V p-p ~ 2.0 V p-p (公称1.75 V p-p)
- ADCクロックのデューティ・サイクル・スタビライザを内蔵
- チャンネル・アイソレーション/クロストーク: 95 dB
- シリアル・ポートの制御
- 省エネルギ・パワー・ダウン・モード
AD9613はサンプリング速度が最大250 MSPSのデュアル12ビットA/Dコンバータ(ADC)です。AD9613は、低価格、小型、多機能が必要とされる通信アプリケーションをサポートするようにデザインされています。
2個のADC コアはマルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCの入力は広帯域になっており、ユーザー選択可能な、多様な入力範囲に対応します。電圧リファレンスを内蔵しているので回路設計が容易です。デューティ・サイクル・スタビライザは、ADCへのクロック・デューティ・サイクルの変動を補償して、優れた性能を維持します。
ADC出力データは2つの12ビットLVDS出力ポートへ直接出力され、インターリーブ又はチャンネル・マルチプレクスとしてフォーマットされます。
柔軟なパワーダウン・オプションは、必要に応じて大幅な省電力を可能にします。
セットアップと制御のためのプログラミングには3線SPI互換シリアル・インターフェースを用います。
AD9613は、64ピンLFCSPパッケージを採用し、-40℃~+85℃の工業用温度範囲にわたって仕様規定されています。
製品のハイライト
- 170/210/250/250 MSPSの12ビットADCを2個集積。
- 高速オーバ・レンジ/スレッショールド検出。
- 独自の差動入力により、最大400 MHzまでの入力周波数で優れたSNR性能を維持。
- SYNC入力により複数デバイスの同期が可能。
- レジスタのプログラミングとレジスタのリードバックのための3ピン、1.8V・SPIポート。
- AD9643とピン互換のため、最大14ビットまでの移行が容易に行えます。このデバイスはAD6649 およびAD6643ともピン互換です。
アプリケーション
- 通信関連
- ダイバーシティー無線システム
- マルチモード・デジタル・レシーバ(3G)
- TD-SCDMA, WiMax, WCDMA, CDMA2000, GSM, EDGE, LTE
- I/Q復調システム
- スマート・アンテナ・システム
- 汎用ソフトウェア無線
- 超音波装置
- ブロードバンド・データ・アプリケーション
ドキュメント
データシート 1
ユーザ・ガイド 1
アプリケーション・ノート 15
技術記事 1
評価用設計ファイル 4
よく聞かれる質問 1
チュートリアル 4
ウェブキャスト 1
サードパーティ・ソリューション 1
テクニカル・ブック 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9613BCPZ-170 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9613BCPZ-210 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9613BCPZ-250 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9613BCPZRL7-170 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9613BCPZRL7-210 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9613BCPZRL7-250 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
6 26, 2023 - 23_0025 Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor |
||
AD9613BCPZ-170 | 製造中 | |
AD9613BCPZ-210 | 製造中 | |
AD9613BCPZ-250 | 製造中 | |
AD9613BCPZRL7-170 | 製造中 | |
AD9613BCPZRL7-210 | 製造中 | |
AD9613BCPZRL7-250 | 製造中 | |
6 9, 2021 - 20_0126 Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea |
||
AD9613BCPZ-170 | 製造中 | |
AD9613BCPZ-210 | 製造中 | |
AD9613BCPZ-250 | 製造中 | |
AD9613BCPZRL7-170 | 製造中 | |
AD9613BCPZRL7-210 | 製造中 | |
AD9613BCPZRL7-250 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
クロック生成デバイス 6 | ||
AD9523 | 新規設計には非推奨 | クロック・ジェネレータ、14出力、低ジッタ |
AD9523-1 | 新規設計に推奨 | クロック生成器、低ジッタ、14LVPECL/LVDS/HSTL/29LVCMOS出力 |
AD9524 | 新規設計には非推奨 | クロック・ジェネレータ、6出力、デュアル・ループ |
AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
クロック分配器 (クロック・ディストリビューション) 3 | ||
AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
シングルエンド入力差動出力アンプ 2 | ||
ADA4927-2 | 新規設計に推奨 | 差動アンプ、ADC ドライバ、超低歪み、電流帰還型 |
ADA4938-2 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、デュアル |
デジタル制御VGA 2 | ||
ADL5202 | 製造中止 | VGA(可変ゲイン・アンプ)、デジタル制御、広ダイナミック範囲、高速 |
AD8376 | 新規設計に推奨 | VGA、デュアル、超低歪 |
完全差動アンプ 1 | ||
ADL5562 | 新規設計に推奨 | RF/IF用差動アンプ、超低歪み、3.3 GHz |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くAD9613 IBIS Model 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開く