AD6643
AD6643
新規設計に推奨IFレシーバー、デュアル
- 製品モデル
- 4
- 1Ku当たりの価格
- 最低価格:$82.07
Viewing:
製品の詳細
- チャンネルあたり11ビット250MSPSの出力データレート
- NSRイネーブル時の性能
- SNR:250MSPSで、90MHzまで55MHzバンドで74.5 dBFS
- SNR:250MSPSで、90MHzまで82MHzバンドで72.0 dBFS
- NSRディスエーブル時の性能
- SNR:250MSPSで、90MHzまで66.2 dBFS
- SFDR:250MSPSで、185MHzまで85 dBc
- 総消費電力:200MSPSで706 mW
- 電源電圧:1.8 V
- LVDS(ANSI-644レベル)出力
- クロック・ドライバ(1~8の整数)を内蔵(最大625 MHz入力)
- ADCリファレンス電圧を内蔵
- 柔軟なアナログ入力範囲
- 1.4 Vp-p~2.0 Vp-p(公称値1.75Vp-p)
- 帯域幅400MHzの差動アナログ入力
- 95 dBのチャンネル・アイソレーション/クロストーク
- シリアル・ポート制御
- パワーダウン・モードによる消費電力削減
AD6643は11ビット、250MSPS、2チャンネルの中間周波数(IF)レシーバであり、広いダイナミックレンジ性能、低消費電力、小型サイズが必要とされる通信アプリケーションでマルチアンテナ・システムをサポートするように特別にデザインされています。
このデバイスは、2個の高性能A/Dコンバータ(ADC)とノイズ・シェーピング再量子化(NSR)デジタル・ブロックから構成されています。各ADCは、出力誤差補正ロジック付のマルチステージ差動パイプライン・アーキテクチャで構成されています。ADCは、差動パイプラインの初段ステージに広帯域スイッチド・キャパシタ・サンプリング回路を内蔵しています。リファレンス電圧を内蔵しているためデザインが容易です。デューティ・サイクル・スタビライザ(DCS)は、ADCクロックのデューティ・サイクルの変動を補償して、優れた性能を維持します。
各ADC出力は内部でNSRブロックに接続されています。内蔵NSR回路により、ナイキスト帯域内の狭い周波数バンドでSNR性能を向上させることができます。このデバイスは、外部MODEピンまたはSPIから選択できる2種類の出力モードをサポートしています。
NSR機能をイネーブルすると、ナイキスト帯域内の限定部分でSNR性能を向上させると同時に11ビットの出力分解能を維持するように、ADC出力が処理されます。NSRブロックは、サンプル・クロックの22%または33%の帯域幅を提供するように設定することができます。例えば、サンプル・クロック・レート= 185MSPSの場合、AD6643は22%モードでは40MHz帯域幅に対して最大75.5 dBFSのSNRを、33%モードでは60MHz帯域幅に対して最大73.7dBFSのSNRを、それぞれ実現することができます。
NSRブロックをディスエーブルすると、ADCデータは11ビット分解能で直接出力に供給されます。AD6643は、このモードで動作中にナイキスト帯域全域で最大66.5dBFSのSNRを実現することができます。このため、AD6643は広い帯域幅を必要とする歪み発生前のデジタル観測パスなどとして通信アプリケーションで使用することができます。
デジタル信号処理の後、マルチプレクスされた出力データを2つの11ビット出力ポートへ接続して、最大データレートを500Mbps(DDR)にすることができます。これらの出力を1.8V LVDSに設定して、ANSI-644レベルをサポートします。
AD6643レシーバは、IF周波数の広いスペクトルをデジタル化します。各レシーバは、別々のアンテナを同時受信するようにデザインされています。このIFサンプリング・アーキテクチャは、従来型アナログ技術または集積度の低いデジタル方式と比べると部品コストと複雑さを大幅に削減します。
柔軟なパワーダウン・オプションにより、消費電力を大幅に削減します。デバイスのセットアップと制御は、ボード・レベルのシステム・テストをサポートする多くのモードを持つ3線式SPI互換シリアル・インターフェースを使って行います。
AD6643は、鉛フリー、RoHS準拠の9mm × 9mm、64ピン・リード・フレーム・チップ・スケール・パッケージ(LFCSP_VQ)を採用し、−40℃~+85℃の工業用温度範囲全域にわたって仕様規定されています。この製品は米国の特許によって保護されています。
製品のハイライト- 2個のADCを小型省スペース、9mm × 9mm × 0.85mmの64ピンLFCSPパッケージに内蔵
- 185MSPSで60MHzまでの制限された帯域幅でSNRを向上させるノイズ・シェーピング再量子化(NSR)機能がピン設定可能
- 低価格FPGAファミリー向けに構成したLVDSデジタル出力インターフェース
- 1.8 V単電源動作
- データ・フォーマット(オフセット・バイナリまたは2の補数)、NSR、パワーダウン、テスト・モード、リファレンス電圧モードなどの様々な機能をサポートする標準シリアル・ポート・インターフェース(SPI)を内蔵
- 広範囲なクロック方式とマルチチャンネル・サブシステムをサポートする入力クロックの1~8分周器とマルチチップ同期機能を内蔵
アプリケーション
- 通信
- ダイバーシティ無線システムとスマート・アンテナ(MIMO)システム
- マルチモード・デジタル・レシーバ(3G)
WCDMA、LTE、CDMA2000
WiMAX、TD-SCDMA - I/Q復調システム
- 汎用ソフトウェア無線
ドキュメント
データシート 1
ユーザ・ガイド 1
アプリケーション・ノート 15
評価用設計ファイル 3
よく聞かれる質問 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD6643BCPZ-200 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD6643BCPZ-250 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD6643BCPZRL7-200 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD6643BCPZRL7-250 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
6 26, 2023 - 23_0025 Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor |
||
AD6643BCPZ-200 | 製造中 | |
AD6643BCPZ-250 | 製造中 | |
AD6643BCPZRL7-200 | 製造中 | |
AD6643BCPZRL7-250 | 製造中 | |
7 27, 2020 - 20_0126 Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea |
||
AD6643BCPZ-200 | 製造中 | |
AD6643BCPZ-250 | 製造中 | |
AD6643BCPZRL7-200 | 製造中 | |
AD6643BCPZRL7-250 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
クロック生成デバイス 6 | ||
AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
AD9523 | 新規設計には非推奨 | クロック・ジェネレータ、14出力、低ジッタ |
AD9523-1 | 新規設計に推奨 | クロック生成器、低ジッタ、14LVPECL/LVDS/HSTL/29LVCMOS出力 |
AD9524 | 新規設計には非推奨 | クロック・ジェネレータ、6出力、デュアル・ループ |
クロック分配器 (クロック・ディストリビューション) 3 | ||
AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
シングルエンド入力差動出力アンプ 2 | ||
ADA4927-2 | 新規設計に推奨 | 差動アンプ、ADC ドライバ、超低歪み、電流帰還型 |
ADA4938-2 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、デュアル |
デジタル制御VGA 2 | ||
ADL5202 | 製造中止 | VGA(可変ゲイン・アンプ)、デジタル制御、広ダイナミック範囲、高速 |
AD8376 | 新規設計に推奨 | VGA、デュアル、超低歪 |
完全差動アンプ 1 | ||
ADL5562 | 新規設計に推奨 | RF/IF用差動アンプ、超低歪み、3.3 GHz |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くAD6643 IBIS Model 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開くADIsimRF
ADIsimRFは使いやすいRFシグナル・チェーン計算ツールです。最大50段までのシグナル・チェーンについて、カスケード・ゲイン、ノイズ、歪み、消費電力を計算し、プロット、エクスポートが可能です。ADIsimRFには、アナログ・デバイセズのRFおよびミックスド・シグナル部品のデバイス・モデルの広範なデータ・ベースも含まれています。
ツールを開く