AD9253
新規設計に推奨A/Dコンバータ、14ビット、80 / 105 / 125MSPS、クワッド、1.8V、シリアルLVDS出力
- 製品モデル
- 8
- 1Ku当たりの価格
- 最低価格:$80.76
製品の詳細
- 1.8V電源動作
- 低消費電力:チャンネルあたり110mW@125MSPS、スケーラブルな消費電力オプション付
- SNR=74dB(ナイキスト周波数まで)
- SFDR=90dBc(ナイキスト周波数まで)
- DNL誤差:±0.75 LSB(typ)
INL誤差:±2.0 LSB(typ) - シリアルLVDS(ANSI-644、ディフォルト)低消費、削減信号オプション(IEEE1596.3と同様)
- 650MHzのフル・パワー・アナログ帯域幅
- 2Vp-pの入力電圧範囲
- シリアル・ポート制御
- フルチップおよび個別チャンネルのパワーダウン・モード
- 柔軟なビット方向
- 内蔵およびカスタムのデジタル・テスト・パターン生成機能
- マルチチップ同期とクロック分周器
- プログラマブルな出力クロックとデータ・アライメント
- プログラマブルな出力分解能
- スタンバイ・モード
-
AD9253-EPは、防衛および宇宙航空アプリケーション(AQEC)をサポートします。
- AD9253-EPのデータシート(pdf)はこちらからダウンロードできます。
- ミリタリ温度範囲:−55°C ~+125°C
- 製造ベースラインにて制御
- 品質データは要求に応じて入手可能
- DSCC図面番号:V62/13627
AD9253は、サンプル&ホールド回路内蔵のクワッド14ビット80MSPS / 105MSPS / 125MSPSのA/Dコンバータ(ADC)であり、低価格、低消費電力、小型、使い易さについて最適化されています。この製品は、最大125MSPSまでの変換レートで動作し、小型パッケージ・サイズを重要とするアプリケーション向けに、並外れたダイナミック性能と低消費電力化に関して最適化されています。
このADCは、フル性能動作のために1.8Vの単電源とLVPECL- / CMOS- / LVDS-互換のサンプル・クロック・レートを必要とします。ほとんどのアプリケーションでは、外付けのリファレンス電圧またはドライバは必要としません。
このADCは、適切なLVDSシリアル・データ・レートを得るために、サンプル・レート・クロックを自動的に逓倍します。出力上のデータをキャプチャするためのデータ・クロック出力(DCO)と、新しい出力バイトを通知するためのフレーム・クロック出力(FCO)を備えています。個々のチャンネルにパワーダウン機能がサポートされており、全てのチャンネルがディセーブル状態の時は2mW(typ)未満しか電力を消費しません。このADCは、柔軟性を最大限に高め、システム・コストを最小限に抑えることを目的とした、プログラマブルな出力クロック、データ・アライメント、デジタル・テスト・パターン生成などの複数の機能を備えています。デジタル・テスト・パターンとしては、決まった擬似乱数パターンを含んでおり、カスタムのユーザー定義のテスト・パターンもシリアル・ポート・インターフェース(SPI)を介して入力することも可能です。
AD9253はRoHS準拠、48ピンLFCSPパッケージを採用しています。仕様は工業温度範囲-40~+85℃にわたって規定されています。またこの製品はUS特許によって保護されています。
製品ハイライト
- 小さなフットプリント。4個のADCを小型の省スペース・パッケージに収納。
- 125MSPSでチャンネルあたり110mWの低消費電力、スケーラブルな消費電力オプション。
- 12ビット、クワッドADCのAD9633とピン互換。
- 使いやすい。最大500MHzの周波数で動作するデータ・クロック出力(DCO)を備え、ダブル・データ・レート(DDR)動作に対応。
- 柔軟性。SPI制御は、特定のシステム条件を満たす広範囲で柔軟な機能を提供。
アプリケーション
- 医用画像処理 / 非破壊用超音波
- 直交無線受信器
- ダイバーシティ無線受信器
- 光ネットワーク
- テスト装置
ドキュメント
データシート 3
ユーザ・ガイド 1
アプリケーション・ノート 11
技術記事 1
評価用設計ファイル 1
よく聞かれる質問 1
ウェブキャスト 1
チュートリアル 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9253BCPZ-105 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253BCPZ-125 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253BCPZ-80 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253BCPZRL7-105 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253BCPZRL7-125 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253BCPZRL7-80 | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253TCPZ-125EP | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) | ||
AD9253TCPZR7-125EP | 48-Lead LFCSP (7mm x 7mm x 0.75mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
2 1, 2024 - 24_0009 Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process |
||
AD9253BCPZ-105 | 製造中 | |
AD9253BCPZ-125 | 製造中 | |
AD9253BCPZ-80 | 製造中 | |
AD9253BCPZRL7-105 | 製造中 | |
AD9253BCPZRL7-125 | 製造中 | |
AD9253BCPZRL7-80 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
アナログ制御可変ゲイン・アンプ(VGA) 1 | ||
AD8334 | 製造中 | 可変ゲイン・アンプ、超ローノイズ・プリアンプ/プログラマブルRIN内蔵、クワッド |
クロック生成デバイス 6 | ||
AD9523 | 新規設計には非推奨 | クロック・ジェネレータ、14出力、低ジッタ |
AD9523-1 | 新規設計に推奨 | クロック生成器、低ジッタ、14LVPECL/LVDS/HSTL/29LVCMOS出力 |
AD9524 | 新規設計には非推奨 | クロック・ジェネレータ、6出力、デュアル・ループ |
AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
クロック分配器 (クロック・ディストリビューション) 3 | ||
AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
シングルエンド入力差動出力アンプ 3 | ||
ADA4927-2 | 新規設計に推奨 | 差動アンプ、ADC ドライバ、超低歪み、電流帰還型 |
ADA4937-2 | 新規設計に推奨 | ADCドライバ、超低歪み、差動(デュアル) |
ADA4938-2 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、デュアル |
デジタル制御VGA 1 | ||
ADL5202 | 製造中止 | VGA(可変ゲイン・アンプ)、デジタル制御、広ダイナミック範囲、高速 |
完全差動アンプ 1 | ||
ADL5562 | 新規設計に推奨 | RF/IF用差動アンプ、超低歪み、3.3 GHz |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くAD9253 IBIS Model 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開く