AD9625
新規設計に推奨A/Dコンバータ、12ビット、2.0/2.5/2.6GSPS、1.3V/2.5V
- 製品モデル
- 10
- 1Ku当たりの価格
- 最低価格:$735.34
製品の詳細
- ノーミッシング・コードが保証された12ビット、2.5GSPSのADC
- SFDR=79dBc@AIN=~1GHz@2.5GSPS(-1dBFS)
- SFDR=77dBc@AIN=~1.8GHz@2.5GSPS(-1dBFS)
- SNR=57.6dBFS@AIN=~1GHz@2.5GSPS(-1dBFS)
- SNR=57dBFS@AIN=~1.8GHz@2.5GSPS(-1dBFS)
- ノイズ・スペクトラム密度=
-149.5dBFS/Hz@2.5GSPS - 差動アナログ入力:1.2V p-p
- 差動クロック入力
- アナログ入力帯域幅:3.2GHz(フルパワー)
- 高速6または8レーンのJESD-204Bシリアル出力、
サブクラス1:6.25Gbps@2.6GSPS - 10ビットNCOを持つ、8または16の、2つの独立したデシメーション・フィルタ
- 電源電圧:1.3V、2.5V
- 柔軟なデジタル出力モード
- 選択可能なデジタル・テスト・パターンを内蔵
- タイムスタンプ機能
- 変換誤差率:< 10−15
AD9625は、12ビットのモノリシック・サンプリングA/Dコンバータ(ADC)で、秒あたり最大2.6ギガ・サンプル(GSPS)までの変換レートで動作します。この製品は、2ndナイキスト領域までの広帯域アナログ信号をサンプリングするために設計されています。AD9625の広い入力帯域幅、高いサンプリング・レートおよび優れた直線性の組み合わせは、スペクル・アナライザー、データ・アクイジション・システムおよびレーダや電子妨害システム(EMC)のような軍用電子アプリケーションにとって最適となっています。
アナログ入力、クロック並びにSYSREF±信号は、差動の入力となっています。JESD204Bベースの高速シリアル出力は、1、2、4、6レーンまたは8レーン配置のさまざまな構成が可能となっています。このデバイスは、工業用温度範囲-40℃~+85℃にわたって仕様規定されています。
製品のハイライト
- 高性能: 高サンプル・レートのアプリケーションでの並外れたSFDR、ダイレクト・サンプリングおよび内蔵リファレンス
- JESD204B仕様に基づいた、柔軟なデジタル・データ出力フォーマット
- 制御経路SPIインターフェース・ポートは、データのフォーマッティング、ゲインとオフセットの調整のような、さまざまな製品の特性と機能をサポート
アプリケーション
- スペクトル・アナライザ
- 軍用通信
- レーダ
- 高性能デジタル・ストレージ・オッシロスコープ(DSO)
- アクティブ電波妨害/対妨害システム
- 電子監視と防衛システム
ドキュメント
データシート 1
ユーザ・ガイド 1
技術記事 15
情報 1
ビデオ 8
デバイス・ドライバ 2
FPGA相互運用性レポート 2
Analog Dialogue 3
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9625BBP-2.5 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBP-2.6 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPRL-2.5 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPRL-2.6 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPZ-2.0 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPZ-2.5 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPZ-2.6 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPZRL-2.0 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPZRL-2.5 | 196-Ball BGA (12mm x 12mm) | ||
AD9625BBPZRL-2.6 | 196-Ball BGA (12mm x 12mm) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
3 9, 2015 - 14_0249 Assembly Transfer of Select CSP_BGA Products to STATS ChipPAC Korea Plant 3 |
||
AD9625BBPZ-2.0 | 製造中 | |
AD9625BBPZ-2.5 | 製造中 | |
AD9625BBPZRL-2.0 | 製造中 | |
AD9625BBPZRL-2.5 | 製造中 | |
3 29, 2022 - 21_0102 Discontinuance of Leaded manufacturing process for HS ADCs |
||
AD9625BBP-2.5 | 製造中 | |
AD9625BBP-2.6 | 製造中 | |
AD9625BBPRL-2.5 | 製造中 | |
AD9625BBPRL-2.6 | 製造中 |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
評価用ソフトウェア 2
JESD204 Interface Framework
Integrated JESD204 software framework for rapid system-level development and optimization
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
クロック生成デバイス 3 | ||
HMC7044 | 新規設計に推奨 |
JESD204B / JESD204 用機能付き、3.2 GHz、14 出力、高性能ジッター減衰器 |
LTC6952 | 最終販売 | 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz PLL |
LTC6951 | 最終販売 | 超低ジッタ VCO内蔵の複数出力 クロック・シンセサイザ |
クロック分配器 (クロック・ディストリビューション) 3 | ||
LTC6955 | 最終販売 | 超低ジッタ、7.5 GHz、11 出力ファンアウト・バッファ・ファミリー |
LTC6953 | 最終販売 | 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz クロック分配器 |
HMC7043 | 新規設計に推奨 |
JESD204B/JESD204C 用機能付き、3.2 GHz、14 出力、高性能ファンアウト・バッファ |
デジタル制御VGA 2 | ||
ADA4961 | 新規設計に推奨 | RF DGA、3.2GHz、低歪み |
ADL5205 | 新規設計に推奨 |
DGA(デジタル制御ゲイン・アンプ)、デュアル、35 dBのゲイン範囲、ステップ・サイズ 1 dB |
完全差動アンプ 3 | ||
ADL5569 | 新規設計に推奨 | 6.5 GHz、超高感度ダイナミック・レンジ、差動アンプ |
ADL5567 | 新規設計に推奨 | 4.3 GHz, Ultrahigh Dynamic Range, Dual Differential Amplifier |
ADL5566 | 新規設計に推奨 | 差動アンプ、デュアル、4.5GHz 、超高ダイナミックレンジ |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くAD9625 AMI Model
ツールを開くADC Companion Transport Layer RTL Code Generator Tool
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
ツールを開くVisual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開くADIsimRF
ADIsimRFは使いやすいRFシグナル・チェーン計算ツールです。最大50段までのシグナル・チェーンについて、カスケード・ゲイン、ノイズ、歪み、消費電力を計算し、プロット、エクスポートが可能です。ADIsimRFには、アナログ・デバイセズのRFおよびミックスド・シグナル部品のデバイス・モデルの広範なデータ・ベースも含まれています。
ツールを開く