AD9259
製造中14ビットA/Dコンバータ、50MSPS、クワッド、シリアルLVDS、1.8V
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$60.23
製品の詳細
- 1個のパッケージに4個のADCを内蔵
- チャンネル当たりのADCの消費電力:98mW(50MSPS時)
- S/N比:73dB(ナイキスト周波数まで)
- 有効ビット数(ENOB):12ビット
- SFDR:84dBc(ナイキスト周波数まで)
- 優れた直線性
- DNL = ±0.5LSB(typ)
- INL = ±1.5LSB(typ)
- シリアルLVDS(ANSI-644、デフォルト)
- 低消費電力、信号低減オプション、IEEE1596.3標準に類似
- データ/フレーム・クロック出力あり
- 315MHzのフルパワー・アナログ帯域幅
- 2V p-pの入力電圧範囲
- 1.8 V電源動作
- シリアル・ポート制御
- フルチップおよび個別チャンネルのパワーダウン・モード
- 柔軟なビット方向
- 内蔵のカスタム・デジタル・パターン生成機能
- プログラマブルなクロック/データ調整
- プログラマブルな出力分解能
- スタンバイ・モード
AD9259は、サンプル&ホールド回路を内蔵するクワッド14ビット、50MSPSのA/Dコンバータ(ADC)で、低価格、低消費電力、小型化、使いやすさを実現するように設計されています。最大50MSPSの変換レートで動作し、小さいパッケージ・サイズが非常に重要なアプリケーションで優れたダイナミック性能や低消費電力を提供できるように最適化されています。
フル性能で動作するためには、1.8Vの単電源とLVPECL/CMOS/LVDS互換のサンプル・レート・クロックを必要とします。ほとんどのアプリケーションでは、電圧リファレンスやドライバ部品を外付けする必要がありません。
サンプル・レート・クロックを自動的に逓倍して適切なLVDSシリアル・データレートを設定します。出力でデータを取り込むためのデータ・クロック(DCO)と新しい出力バイトを信号で表示するためのフレーム・クロック(FCO)を備えています。チャンネルを個別にパワーダウンでき、全チャンネルをディスエーブルにすると、消費電力を2mW(typ)未満に抑えられます。
AD9259は、フレキシビリティを最大化し、システム・コストを最小限に抑えるための機能をいくつか備えています。プログラマブルなクロック/データ調整やプログラマブルなデジタル・テスト・パターン生成機能などです。使用できるデジタル・テスト・パターンには、内蔵の決定論的/疑似ランダム・パターンや、シリアル・ポート・インターフェース(SPI®)から入力されるユーザ定義のカスタム・テスト・パターンなどがあります。
AD9259は鉛フリーの48ピンLFCSPパッケージを採用し、-40~+85℃の工業用温度範囲で仕様規定されています。
製品のハイライト
- 小さなフットプリント。4個のADCを小型の省スペース・パッケージに内蔵。
- 50MSPS時チャンネル当たり98mWの低消費電力
- 使い易さ、データクロック出力(DCO)の周波数は最大350MHzで動作しダブル・データ・レート(DDR)動作をサポートします。
- ユーザ・フレキシビリティ。シリアル・ポート・インターフェース(SPI)コントロールは、特定のシステム条件を満たす各種の柔軟な機能を提供
- ピン互換ファミリーの製品:AD9287(8ビット)、AD9219(10ビット)、AD9228(12ビット)
アプリケーション
- 医療用の画像処理装置、非破壊超音波計測
- 携帯用の超音波/デジタル・ビーム形成システム
- 直交無線受信機
- ダイバーシティ受信機
- テープ・ドライブ
- 光ネットワーキング
- テスト機器
ドキュメント
データシート 1
ユーザ・ガイド 1
アプリケーション・ノート 15
技術記事 2
評価用設計ファイル 2
よく聞かれる質問 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9259ABCPZ-50 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) | ||
AD9259ABCPZRL7-50 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
6 9, 2021 - 20_0126 Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea |
||
AD9259ABCPZ-50 | 製造中 | |
AD9259ABCPZRL7-50 | 製造中 | |
9 13, 2017 - 16_0077 CANCELLED: Conversion of Select 4x4, 5x5, 6x6 and 7x7mm LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to ASE Korea. |
||
AD9259ABCPZ-50 | 製造中 | |
AD9259ABCPZRL7-50 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
アナログ制御可変ゲイン・アンプ(VGA) 1 | ||
AD8334 | 製造中 | 可変ゲイン・アンプ、超ローノイズ・プリアンプ/プログラマブルRIN内蔵、クワッド |
クロック生成デバイス 3 | ||
AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
クロック分配器 (クロック・ディストリビューション) 5 | ||
AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
ADCLK905 | 新規設計に推奨 | ECLクロック / データ・バッファ、超高速SiGe |
ADCLK846 | 新規設計に推奨 | クロック・ファンアウト・バッファ、1.8V、低消費、6LVDS/12CMOS出力 |
シリーズ電圧リファレンス 1 | ||
ADR130 | 製造中 | 高精度 サブ・バンド・ギャップ 電圧リファレンス シリーズ |
シングルエンド入力差動出力アンプ 2 | ||
ADA4938-2 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、デュアル |
ADA4939-2 | 新規設計に推奨 | 高速差動アンプ、超低歪み、ADC ドライバ |
完全差動アンプ 1 | ||
AD8352 | 新規設計に推奨 | 差動アンプ、2GHz、超低歪み、RF/IF用 |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くAD9259 IBIS Models 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開く