AD9082

新規設計に推奨

ミックスド・シグナル・フロントエンド(MxFE)、クワッド16ビット12GSPSのRF DACおよびデュアル12ビット6GSPSのRF ADC

製品モデル
4
1Ku当たりの価格
最低価格:$1294.70
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • 柔軟性の高い再構成可能な共通プラットフォーム設計
    • 4つのDACと2つのADCの4D2Aオプションおよび2D2Aオプション
    • シングル、デュアル、クワッド・バンドをサポート
    • データパスおよびDSPブロックは完全にバイパス可能
    • DAC対ADCのサンプリング・レート比は1、2、3、4から選択可能
    • マルチチップ同期機能搭載のオンチップPLL
    • オフチップPLLのための外部RFCLK入力オプション
  • 最大12GSPSのDACサンプリング・レート
    • JESD204Cを使用して12GSPSの最大データ・レート
    • 8GHzまでのアナログ帯域幅が使用可能
  • 最大6GSPSのADCサンプリング・レート
    • JESD204Cを使用して6GSPSの最大データ・レート
    • 8GHzまでのアナログ帯域幅が使用可能
  • ADCのAC性能(6GSPS、入力2.7GHz、−1dBFS時)
    • フルスケール入力電圧:1.475V p-p
    • ノイズ密度:−147.5dBFS/Hz
    • ノイズ指数:25.3dB
    • HD2:−72dBFS
    • HD3:−68dBFS
    • その他の最大高調波歪み(HD2とHD3を除く):−78dBFS
  • DACのAC性能(12GSPS、出力2.6GHz時)
    • フルスケール出力電流範囲:6.43mA~37.75mA
    • 2トーンIMD3(トーンあたり−6dBFS):−72dBc
    • NSD、シングルトーン:−160dBc/Hz
    • SFDR、シングルトーン:75dBc
  • 汎用デジタル機能
    • インターポレーション・フィルタとデシメーション・フィルタを選択可能
    • 設定可能なDDCとDUC
      • 8つの微調整複素DUCと4つの粗調整複素DUC
      • 8つの微調整複素DDCと4つの粗調整複素DDC
      • DUCまたはDDCのそれぞれに48ビットNCOを内蔵C
      • オプションで微調整および粗調整DUC/DDCをバイパス可能
    • レシーバーのイコライゼーション用にプログラマブルな192タップPFIRフィルタ
    • GPIOを介して4つの異なるプロファイル設定をロード可能
    • データパスごとに遅延の設定が可能
    • AGC対応レシーバー
      • 高速AGC制御用の低遅延・高速検出
    • 低速AGC制御用の信号検出
    • 専用のAGC対応ピン
    • DPD対応トランスミッタ
      • DUCチャンネル・ゲインの微調整および遅延調整
      • DPDオブザベーション・パスのDDC遅延粗調整
  • 補助機能
    • 高速周波数ホッピング
    • ダイレクト・デジタル合成(DDS)
    • 低遅延ループバック・モード(受信データパスのデータを送信データパスにルーティング可能)
    • 分周比を選択可能なADCクロック・ドライバ
    • パワー・アンプ後段の保護回路
    • 温度モニタリング・ユニット内蔵
    • 柔軟性に優れたGPIOピン
    • TDD省電力オプション
  • SERDES JESD204B/JESD204Cインターフェース、16レーン、最大24.75Gbps
    • 8レーンのJESD204B/Cトランスミッタ(JTx)および8レーンのJESD204B/Cレシーバー(JRx)
    • 最大15.5GbpsでJESD204B準拠
    • 最大24.75GbpsでJESD204C準拠
    • 実数または複素数のデジタル・データ(8、12、16、または24ビット)に対応
  • 15mm × 15mm、0.8mmピッチ、324ボールBGA
AD9082
ミックスド・シグナル・フロントエンド(MxFE)、クワッド16ビット12GSPSのRF DACおよびデュアル12ビット6GSPSのRF ADC
AD9082 Functional Block Diagram AD9082 Pin Configuration
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート 2

ユーザ・ガイド 2

アプリケーション・ノート 1

デザイン・ノート 1

技術記事 6

さらに詳しく
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ソフトウェア・リソース

デバイス・ドライバ 2

  • AD908x GitHub Linux Driver Source Code
  • API Device Drivers 1

    Device Application Programming Interface (API) C code drivers provided as reference code that allows the user to quickly configure the product using high-level function calls. The library acts as an abstraction layer between the application and the hardware. The API is developed in C99 to ensure agnostic processor and operating system integration. Customers can port this application layer code to their embedded systems by integrating their platform-specific code base to the API HAL layer.

    To request this software package, go to the Software Request Form signed in with your MyAnalog account and under “Target Hardware” select “High Speed Data Converters” and choose the desired API product package. You will receive an email notification once the software is provided to you.


ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
µModule 降圧レギュレータ 1
LTM8053 新規設計に推奨 40V入力、3.5A降圧Silent Switcher μModuleレギュレータ
VCO内蔵PLL 1
ADF4377 新規設計に推奨 VCO内蔵マイクロ波広帯域シンセサイザ
クロック生成デバイス 2
LTC6952 最終販売 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz PLL
HMC7044 新規設計に推奨

JESD204B / JESD204 用機能付き、3.2 GHz、14 出力、高性能ジッター減衰器

クロック分配器 (クロック・ディストリビューション) 3
HMC7043 新規設計に推奨

JESD204B/JESD204C 用機能付き、3.2 GHz、14 出力、高性能ファンアウト・バッファ

LTC6953 最終販売 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz クロック分配器
LTC6955 最終販売 超低ジッタ、7.5 GHz、11 出力ファンアウト・バッファ・ファミリー
デジタル制御VGA 2
ADL6316 新規設計に推奨 RF DACおよびトランシーバーとの使用は500MHz~1000MHzの送信VGA
ADL6317 新規設計に推奨 RF DACおよびトランシーバーとの使用でVGAを送信
完全差動アンプ 2
ADL5569 新規設計に推奨 6.5 GHz、超高感度ダイナミック・レンジ、差動アンプ
ADL5580 新規設計に推奨 10dBゲインの完全差動10GHz ADCドライバ
正電圧のリニア電圧レギュレータ(LDO) 4
ADP1765 新規設計に推奨 5 A、低VIN、低ノイズの CMOS リニア電圧レギュレータ
ADP7158 新規設計に推奨 RF リニア電圧レギュレータ、2 A、固定出力、超低ノイズ、高 PSRR
ADM7172 新規設計に推奨 6.5V、2A、超低ノイズ、高PSRR、高速過渡応答CMOS LDO
ADM7150 新規設計に推奨 リニア・レギュレータ(LDO)、800 m A、超低ノイズ/高PSRR
超低ノイズ・レギュレータ 1
LTM8063 新規設計に推奨 40VIN、2A Silent Switcher®(サイレント・スイッチャ)µモジュール・レギュレータ
複数出力降圧レギュレータ 3
LTM4633 新規設計に推奨 トリプル10A降圧DC/DC μModuleレギュレータ
LTM4644 新規設計に推奨 構成可能な4A出力アレイを備えたクワッドDC/DC μModuleレギュレータ
LTM4616 新規設計に推奨 デュアル8A/チャネル 低VIN、DC/DC μModuleレギュレータ
Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ツールおよびシミュレーション

MxFE JESD204 Mode Selector Tool

The JESD204B/C Mode Selector Tool is a simple command line-based Windows executable that can be used to narrow down the number of JESD204x modes to only include those modes that support the user’s specific application use case. The tool guides the user through a use case description flow chart and gives the user a small list of applicable transmit and/or receive modes to choose from. This tool is applicable to the AD9081, AD9082, AD9177, AD9207, AD9209, AD9986, and AD9988.

ツールを開く

ADC Companion Transport Layer RTL Code Generator Tool

This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

ツールを開く

DAC Companion Transport Layer RTL Code Generator

These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

ツールを開く

ADIsimPLL™

ADIsimPLLは、アナログ・デバイセズの新しい高性能PLL製品の迅速で信頼性の高い評価を可能にします。これは、現在利用できる最も包括的なPLLシンセサイザ設計およびシミュレーション・ツールです。実施されるシミュレーションには、PLL性能に影響を与える重要な非線形効果がすべて含まれます。ADIsimPLLは、設計プロセスから1回以上の反復作業を削除し、設計から市場投入までの時間を短縮します。

ツールを開く

Sパラメータ 2

IBISモデル 1

AD9081/AD9082/AD9986/AD9988 AMI Model

ツールを開く

熱モデル 1

High Speed Converter Toolbox for MATLAB

ツールを開く

評価用キット

eval board
AD9082-FMCA-EBZ

AD9082評価用ボード

機能と利点

  • AD9082用のフル機能評価用ボード
  • ACEソフトウェアによる制御用PCソフトウェア
  • HMC7044の内蔵クロッキングにより、デバイスとFPGAのクロッキングを管理
  • 外部直接クロッキングに切り替えるオプション

製品詳細

AD9082-FMCA-EBZ評価用ボードには、AD9082を様々なモードおよび構成で動作させるのに必要なサポート回路がすべて内蔵されています。デバイスとのインターフェース接続に使用されるアプリケーション・ソフトウェアについての説明も含まれています。ACEソフトウェアを使用して性能評価を実施するには、AD9082-FMCA-EBZ評価用ボードをアナログ・デバイセズのADS9-V2EBZに接続します。評価用ボードは、市販のXilinx®またはIntel®製FPGA(フィールド・プログラマブル・ゲート・アレイ)開発ボードにも接続することができます。AD9081またはAD9082を評価するためにこれらのプラットフォームを使用する方法については、AD-FMC-SDCARDの使用のセクションを参照してください。

ACEソフトウェアを使用すると、AD9081またはAD9082を各種モードに設定し、解析用のA/Dコンバータ(ADC)データを取得できます。PGDownloaderLiteソフトウェアは、ベクトルを生成し、DACに送信します。そのベクトルは、詳細な解析のためにスペクトラム・アナライザに送信されます。詳細については、AD9081およびAD9082のデータシートを参照してください。評価用ボードを使用する際は、データシートと併せてこのユーザー・ガイドを参照してください。

eval board
ADS9-V2EBZ

ADS9-V2EBZ評価用ボード

機能と利点

Xilinx Kintex Ultrascale+ XCKU15P-2FFVE1517E FPGA。

  • FMC+コネクタ1個。
  • 1個のFMC+コネクタで20個の28Gbpsトランシーバーをサポート。
  • HMC DRAM
  • シンプルなUSB 3.0ポート・インターフェース。
  • microSDカード2枚(「TRX」:ADRV9026評価用ボード、「HSX」:ミックスド・シグナル・フロントエンド™評価用ボード )。

製品詳細

ADS9-V2EBZは、指定のアナログ・デバイセズ高速コンバータ評価用ボードに接続するとデータのキャプチャ/送信ボードとして機能します。最高速のJESD204B/C データ・コンバータをサポートするように設計されたADS9-V2EBZのFPGAは、高速ADCのデータ・レシーバーとしてだけでなく、高速DACのトランスミッタとしても動作します。

eval board
クワッドMxFEプラットフォーム

16Tx/16Rx直接L/S/Cバンド・サンプリング・フェーズド・アレイ/レーダー/EW/SATCOM開発プラットフォーム

機能と利点

クワッド・ミックスド・シグナル・フロントエンド・デジタル化カード
  • ミックスド・シグナル・フロントエンド使用の多チャンネル広帯域システム開発プラットフォーム
  • Xilinx VCU118評価用ボード(別売り)に接続
  • 16x RF受信(Rx)チャンネル(32xデジタルRxチャンネル)
    • 合計16x 1.5GSPS~4GSPS ADC
    • 48xデジタル・ダウン・コンバータ(DDC)、それぞれ複数の数値制御発振器(NCO)を含む
    • 16xプログラマブルFIRフィルタ(pFIR)
  • 16x RF送信(Tx)チャンネル(32xデジタルTxチャンネル)
    • 合計16x 3GSPS~12GSPS DAC
    • 48xデジタル・アップ・コンバータ(DUC)、それぞれ複数の数値制御発振器(NCO)を含む
  • フレキシブルRx/Tx RFフロント・エンド
    • Rx:フィルタリング、アンプ、ゲイン・コントロール用デジタル・ステップ減衰
    • Tx:フィルタリング、アンプ
  • 単一12V電源アダプタ(付属)からのオンボード電力レギュレーション
  • 柔軟なクロック分配
    • 単一外部500MHzリファレンスからのオンボード・クロック分配
    • ミックスド・シグナル・フロントエンドごとの外部コンバータ・クロックのサポート
16Tx/16Rxキャリブレーション・ボード
  • クワッド・ミックスド・シグナル・フロントエンド・デジタル化カードおよびVCU118 PMODインターフェースに接続(ケーブル付属)
  • 個別の隣接チャンネル・ループバックおよび結合チャンネル・ループバック・オプションを提供
  • SMAオプションを介したTxチャンネル出力の結合
  • SMAオプションを介したRxチャンネル入力の結合
  • PMODでのVCU118へのAD5592R出力によるオンボード・ログ・パワー・ディテクタ
  • 単一12V電源アダプタ(付属)からのオンボード電力レギュレーション
ソフトウェアの機能と利点
簡単な制御ツールとプラットフォーム・インターフェースによりソフトウェア・フレームワーク開発を簡略化:
  • IIOオシロ・スコープGUI
  • MATLABアドオンおよびスクリプト例
  • JESD204b/JESD204cの起動を含むHDLビルドの例
  • Linuxおよびデバイス・ドライバ向けの組み込みソフトウェア・ソリューション
  • MATLABシステム・アプリケーションGUI
ADEFアプリケーションのソフトウェア・リファレンス設計例によりプロトタイピング時間を短縮:
  • 電源投入時の位相確定のためのマルチチップ同期
  • NCOを用いたシステム・レベルでの振幅/位相アライメント
  • 低レイテンシのADC-DACループバックのバイパスJESDインターフェース
  • 広帯域チャンネル間の振幅/位相アライメントのためのpFIR制御
  • 高速周波数ホッピング
  • キャリブレーション・ボードのMATLABドライバ・ファイル
  • FPGAプログラミング用のMATLABスクリプト

製品詳細

クワッド・ミックスド・シグナル・フロントエンド・システム開発プラットフォームには、4つのMxFEソフトウェア定義直接RFサンプリング・トランシーバー、および関連のRFフロント・エンド、クロック、電源回路が含まれます。対象とするアプリケーションは、フェーズド・アレイ・レーダー、電子戦、SATCOM地上局、特にL/S/Cバンド(0.1GHz~約5GHz)での16送信/16受信チャンネル直接サンプリング・フェーズド・アレイです。Rx/Tx RFフロント・エンドはドロップイン設定のため、アプリケーションに応じて周波数範囲のカスタマイズが可能です。

クワッド・ミックスド・シグナル・フロントエンド・システム開発プラットフォームは、フル機能のシステム・ソリューションを特長としています。マルチチップ同期、システム・レベルのキャリブレーション、ビームフォーミング・アルゴリズム、その他のシグナル・プロセッシング・アルゴリズムのデモ用試験台としての使用が想定されています。このシステムは、Xilinx®のVCU118評価用ボードに接続するよう設計されており、この評価用ボードは付属のリファレンス・ソフトウェア、HDLコード、MATLABシステムレベルインターフェースと共に、Virtex® UltraScale+™ XCVU9P FPGAを備えています。

クワッド・ミックスド・シグナル・フロントエンド・デジタル化カードに加えて、このキットには16Tx/16Rxキャリブレーション・ボードも含まれています。このボードの使用により、システム・レベルのキャリブレーション・アルゴリズムを開発したり、独自の用途に関連する状況でより容易にパワーアップ・フェーズのデモを実行したりできます。キャリブレーション・ボードによって、結合チャンネル・ダイナミック・レンジ、スプリアス、位相ノイズの改善が見られる他、VCU118のPMODインターフェースに接続したときに無償のMATLABアドオンを介して制御することもできます。

このシステムは、以下のようなアプリケーションの開発プログラムを迅速に市場に投入するために使用できます。

  • ADEF(フェーズド・アレイ、レーダー、EW、SATCOM)
  • 通信インフラストラクチャ(マルチバンド5Gおよびミリ波5G)
  • 電子テストおよび計測

AD9082-FMCA-EBZ
AD9082評価用ボード
AD9081/AD902 Evaluation Board AD9082 Evaluation Board AD9082 Evaluation Board AD9082 Evaluation Board
ADS9-V2EBZ
ADS9-V2EBZ評価用ボード
ADS9-V2EBZANGLE-web ADS9-V2EBZBOTTOM-web ADS9-V2EBZTOP-web
クワッドMxFEプラットフォーム
16Tx/16Rx直接L/S/Cバンド・サンプリング・フェーズド・アレイ/レーダー/EW/SATCOM開発プラットフォーム
ADQUADMXFE1EBZ Board ADQUADMXFE1EBZ Evaluation Board - Top View ADQUADMXFE1EBZ Evaluation Board - Bottom View Quad-MxFE Evaluation Board with Lights QUAD-MxFE Block Diagram ADQUADMXFE-CAL Board ADQUADMXFE-CAL Evaluation Board - Top View ADQUADMXFE-CAL Evaluation Board - Bottom View

最新のディスカッション

最近表示した製品