AD9650
新規設計に推奨A/Dコンバータ、デュアル、16ビット、1.8V、25MSPS/65MSPS/80MSPS/105MSPS
- 製品モデル
- 10
- 1Ku当たりの価格
- 最低価格:$68.05
製品の詳細
- 1.8 Vのアナログ電源動作
- 1.8V CMOSまたはLVDS出力用電源
- SNR
- 82dBFS@30MHz入力、105MSPSデータレート
- 83dBFS@9.7MHz入力、25MSPSデータレート
- SFDR
- 90dBc@30MHz入力、105MSPSデータレート
- 95dBc@9.7MHz入力、25MSPSデータレート
- 低消費
- 328mW/チャンネル@105MSPS
- 119mW/チャンネル@25MSPS
- 入力クロック分周器(整数1~8)
- 詳細についてはデータレートを参照してください
- AD9650-EPのデータシート(英語pdf)はこちらからダウンロードできます
AD9650は、デュアル、16ビット、25MSPS/65MSPS/80MSPS/105MSPSのA/Dコンバータ(ADC)で、最大入力周波数300MHzまでの高周波、高ダイナミックレンジの信号をデジタル化できるように設計されています。
デュアルのADC コアはマルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCは、広帯域、差動サンプル・アンド・ホールド・アナログ入力アンプを備えており、設計考察を容易にするための内蔵電圧リファレンスは共用しています。デューティ・サイクル・スタビライザは、ADCへのクロック・デューティ・サイクルの変動を補償して、コンバータの優れた性能を維持します。
ADCの出力データは、2つの外部16ビット出力ポートに直接、あるいは1つの16ビット・バスにマルチプレクスして出力できます。これらの出力は1.8VCMOSまたはLVDSのどちらかに設定することが出来ます。
柔軟なパワーダウン・オプションは、必要に応じて大幅な省電力を可能にします。
セットアップと制御の設定は、3線のSPI互換シリアル・インターフェースを介して行います。
AD9650は、64ピンLFCSPパッケージを採用し、−40℃~+85℃の標準工業用温度範囲にわたって仕様規定されています。
製品のハイライト
- 低パワーのアナログ入力でのSFDR性能を向上させるためのディザー・オプションを内蔵
- 独自の差動入力により、最大300 MHzまでの入力周波数で優れたSNR性能を維持
- 単電源1.8Vの動作と、別のデジタル出力ドライバ用電源は1.8VCMOSあるいはLVDS出力に対応
- 標準シリアル・インターフェース(SPI)は、データ・フォーマット(オフセットバイナリ、2の補数またはグレー・コード)、クロック・デューティ・サイクル・スタビライザ(DCS)の有効化、パワーダウン、テストモードなど各種製品の機能をサポート
- AD9268と他のデュアルADCファミリ(AD9269、AD9251、AD9231、AD9204)とピン互換。これによって、簡単に分解能及び帯域幅の変更が可能
アプリケーション
- 工業用計測機器
- X線、MRI、超音波機器
- 高速パルス・アクイジション
- 化学、スペクトル分析
- ダイレクト・コンバージョン受信器
- マルチモード・デジタル・レシーバ
- スマート・アンテナ・システム
- 汎用ソフトウェア無線
ドキュメント
データシート 2
ユーザ・ガイド 2
アプリケーション・ノート 7
技術記事 2
評価用設計ファイル 2
よく聞かれる質問 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9650BCPZ-105 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZ-25 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZ-65 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZ-80 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZRL7-105 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZRL7-25 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZRL7-65 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650BCPZRL7-80 | 64-Lead LFCSP (9mm x 9mm w/ EP) | ||
AD9650USVZ-105EP | TQFP 1.0 MM W/ THERMAL PAD | ||
AD9650USVZR7-105EP | TQFP 1.0 MM W/ THERMAL PAD |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
6 9, 2021 - 20_0126 Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea |
||
AD9650BCPZ-105 | 製造中 | |
AD9650BCPZ-25 | 製造中 | |
AD9650BCPZ-65 | 製造中 | |
AD9650BCPZ-80 | 製造中 | |
AD9650BCPZRL7-105 | 製造中 | |
AD9650BCPZRL7-25 | 製造中 | |
AD9650BCPZRL7-65 | 製造中 | |
AD9650BCPZRL7-80 | 製造中 | |
12 23, 2015 - 14_0247 Assembly Transfer of Selected 12x12 TQFP_EP Pre-Plated Frame (PPF) Products to Amkor Philippines |
||
AD9650USVZ-105EP | 製造中 | |
AD9650USVZR7-105EP | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
クロック生成デバイス 3 | ||
AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
クロック分配器 (クロック・ディストリビューション) 3 | ||
AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
シングルエンド入力差動出力アンプ 2 | ||
ADA4937-2 | 新規設計に推奨 | ADCドライバ、超低歪み、差動(デュアル) |
ADA4938-2 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、デュアル |
デジタル制御VGA 2 | ||
AD8376 | 新規設計に推奨 | VGA、デュアル、超低歪 |
AD8372 | 新規設計に推奨 | VGA、デュアル、プログラマブル、41dBレンジ、1dBステップ・サイズ |
完全差動アンプ 2 | ||
ADL5561 | 新規設計に推奨 |
RF/IF用差動アンプ、超低歪み、2.9GHz |
ADL5562 | 新規設計に推奨 | RF/IF用差動アンプ、超低歪み、3.3 GHz |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くSパラメータ 1
IBISモデル 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開く