AD9252

新規設計には非推奨

A/Dコンバータ、14ビット、50MSPS、オクタル(8ch)、シリアルLVDS、1.8V

製品モデル
2
1Ku当たりの価格
最低価格:$72.28
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • 8個のA/Dコンバータ(ADC)を1パッケージに収容
  • チャンネルあたりの消費電力:93.5mW@50MSPS
  • SNR=73dB(ナイキスト周波数まで)
  • ENOB(有効ビット数):12ビット
  • SFDR=84dBc(ナイキスト・レートまで)
  • 優れた直線性性能
    DNL誤差:±0.4LSB(typ)
    INL誤差:±1.5LSB(typ)
  • シリアルLVDS(ANSI-644、ディフォルト)低消費、削減信号オプション(IEEE1596.3と同様)
  • データとフレーム・クロック出力
  • 325 MHz、フルパワーアナログ帯域幅
  • 入力電圧範囲:2Vp-p
  • 動作電源電圧:1.8V
  • その他の特長についてはデータシートを参照してください。
AD9252
A/Dコンバータ、14ビット、50MSPS、オクタル(8ch)、シリアルLVDS、1.8V
AD9252 Functional Block Diagram AD9252 Pin Configuration
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート 1

アプリケーション・ノート 13

技術記事 1

評価用設計ファイル 2

よく聞かれる質問 1

さらに詳しく
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
アナログ制御可変ゲイン・アンプ(VGA) 1
AD8334 製造中 可変ゲイン・アンプ、超ローノイズ・プリアンプ/プログラマブルRIN内蔵、クワッド
クロック生成デバイス 3
AD9510 新規設計に推奨 クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力
AD9511 新規設計に推奨 クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力
AD9512 新規設計に推奨 クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力
クロック分配器 (クロック・ディストリビューション) 5
AD9513 新規設計に推奨 クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力
AD9514 新規設計に推奨 クロック分配IC、1.6GHz、分周器、遅延調整、3出力
AD9515 新規設計に推奨 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力
ADCLK905 新規設計に推奨 ECLクロック / データ・バッファ、超高速SiGe
ADCLK846 新規設計に推奨 クロック・ファンアウト・バッファ、1.8V、低消費、6LVDS/12CMOS出力
シリーズ電圧リファレンス 1
ADR130 製造中 高精度 サブ・バンド・ギャップ 電圧リファレンス シリーズ
シングルエンド入力差動出力アンプ 2
ADA4938-1 新規設計に推奨 ADCドライバ、差動、超低歪み、シングル
ADA4939-1 新規設計に推奨 高速差動アンプ、超低歪み、ADC ドライバ
完全差動アンプ 1
AD8352 新規設計に推奨 差動アンプ、2GHz、超低歪み、RF/IF用
Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ツールおよびシミュレーション

Virtual Eval(仮想評価、 ベータ版)

Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。

ツールを開く

AD9252 IBIS Models 1

Visual Analog

VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。

ツールを開く

AD9252 Simulink ADIsimADC Model

ツールを開く

評価用キット

eval board
HSC-ADC-EVALCZ

FPGAベースのデータ・キャプチャ・キット

機能と利点

  • FIFO深さ:64kB
  • シングル/マルチ・チャンネルADCで動作
  • VisualAnalog® ソフトウェアで使用
  • Virtex-4 FPGAベースのキット
  • ADCの評価ボードによってはインターフェース用のアダプタが必要になる場合があります。
  • 各チャンネルによりSPI制御 最大644 MSPS SDR / 800MSPS DDRのエンコード・レートでのプログラムが可能
  • 各チャンネルはDDRのエンコード・レート

製品詳細

HSC-ADC-EVALCZ 高速コンバータ評価用プラットフォームは、アナログ・デバイセズの高速 A/D コンバータ(ADC)評価用ボードからのデジタル・データのブロックをキャプチャする FPGA ベースのバッファ・メモリ・ボードを使用しています。このボードは、USB ポートを介して PC に接続し、VisualAnalog® とともに使用して、高速 ADC の性能を短時間で評価します。この評価用キットはセットアップが容易です。その他の必要な装置には、アナログ・デバイセズの高速 ADC 評価用ボード、信号源、クロック源などがあります。キットを接続して電源を投入すると、PC で即座に評価することができます。

HSC-ADC-EVALCZ
FPGAベースのデータ・キャプチャ・キット
High_Speed_ADC_evalboard_05
EVAL-AD9252
AD9252 Evaluation Board

最新のディスカッション

最近表示した製品