AD9644
新規設計に推奨A/Dコンバータ、14ビット、80MSPS / 155MSPS、1.8V、デュアル、シリアル出力
- 製品モデル
- 6
- 1Ku当たりの価格
- 最低価格:$40.13
製品の詳細
- JESD204Aにコード化されるシリアル・デジタル出力
- SNR=73.7dBFS@70MHz / 80MSPS
- SNR=71.7dBFS@70HMz / 155MSPS
- SFDR=92dBc@70MHz / 80MSPS
- SFDR=92dBc@70MHz / 155MSPS
- 低消費電力:80MSPSで423mW、155MSPSで567mW
- 1.8V電源動作
- IFサンプリング周波数:250MHzまで
- 入力クロック分周器(1~8分周)を内蔵
- 入力ノイズ:-148.6dBFS@AIN=180MHz、80MSPS
- 入力ノイズ:-150.3dBFS@AIN=180MHz、155MSPS
- ADC用プログラマブル電圧リファレンスを内蔵
- 柔軟なアナログ入力範囲:1.4V p-p~2.1V p-p
- ADCクロックのデューティ・サイクル・スタビライザを内蔵
詳細はデータシートをご参照ください。
JESD204についての詳細情報は、www.analog.com/jesd204.を参照してください。
AD9644は、デュアル、14ビット、80MSPSまたは155MSPSのA/Dコンバータ(ADC)で、高速シリアル出力インターフェースを備えています。
AD9644は、高性能、低価格、小型、多機能が必要とされる通信アプリケーションをサポートするように設計されています。JESD204Aの高速シリアル・インターフェースは、ボード上の必要経路を削減し、通常受信用デバイスに必要とされているよりも少ないピン数を実現します。
デュアルのADCコアはマルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCは、ユーザー選択可能な、多様な入力範囲をサポートする広帯域差動サンプル・アンド・ホールド・アナログ入力アンプを持っています。リファレンス電圧を内蔵しているためデザインが容易です。デューティ・サイクル・スタビライザは、ADCへのクロック・デューティ・サイクルの変動を補償して、優れた性能を維持します。
デフォルトでのADC出力データは、2つの外部JESD204Aシリアル出力ポートへ直接出力することができます。これらの出力はCML電圧レベルとなっています。2つのモードがサポートされており、出力のコード・データは、1つのデータ・リンクもしくは2つのデータ・リンクのどちらかで送られます。(L=1;F=4 またはL=2;F=2)それぞれの同期入力(DSYNC)はチャンネルごとに提供されます。
柔軟なパワーダウン・オプションは、必要に応じて大幅な省電力を可能にします。
セットアップと制御は、3線のSPI互換シリアル・インターフェースを介して行います。
AD9644は、48ピンLFCSPパッケージを採用し、-40℃~+85℃の標準工業用温度範囲にわたって仕様規定されています。
アプリケーション
- 通信関連
- ダイバーシティ無線システム
- マルチモード・デジタル・レシーバ(3G及び4G)
GSM、EDGE、WCDMA、LTE、CDMA2000、WiMAX、TD-SCDMA - I/Q復調システム
- スマート・アンテナ・システム
- 汎用ソフトウェア無線
- ブロードバンド・データ・アプリケーション
- 超音波装置
製品のハイライト
- 内蔵PLLは、単一のサンプリング・クロックでの使用を可能とし、PLLはADCのサンプリング・クロックをデータ・レート・クロックに対応するまでの逓倍を行います。
- 構成可能なJESD204A出力ブロックは、チャンネルあたり最大1.6Gbpsまでサポートし、2つの出力モードは、各ADCの専用データ・リンク、または両方のADCで共用する1つのデータ・リンクをサポートします。
- 独自の差動入力により、最大250MHzまでの入力周波数で優れたSNR性能を維持。
- 1.8V単電源で動作。
- 標準シリアル・インターフェース(SPI)は、製品の数々の機能、データ・フォーマット(オフセットバイナリ、2の補数またはグレー・コード)、クロック・デューティ・サイクル・スタビライザの有効化、パワーダウン、テストモード、電圧リファレンス・モード、シリアル出力構成など、をサポートします。
ドキュメント
データシート 1
ユーザ・ガイド 1
アプリケーション・ノート 8
技術記事 3
情報 1
よく聞かれる質問 1
ビデオ 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9644BCPZ-155 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) | ||
AD9644BCPZ-80 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) | ||
AD9644BCPZRL7-155 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) | ||
AD9644BCPZRL7-80 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) | ||
AD9644CCPZ-80 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) | ||
AD9644CCPZRL7-80 | 48-Lead LFCSP (7mm x 7mm x 0.85mm w/ EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
6 9, 2021 - 20_0126 Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea |
||
AD9644BCPZ-155 | 製造中 | |
AD9644BCPZ-80 | 製造中 | |
AD9644BCPZRL7-155 | 製造中 | |
AD9644BCPZRL7-80 | 製造中 | |
AD9644CCPZ-80 | 製造中 | |
AD9644CCPZRL7-80 | 製造中 | |
9 13, 2017 - 16_0077 CANCELLED: Conversion of Select 4x4, 5x5, 6x6 and 7x7mm LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to ASE Korea. |
||
AD9644BCPZ-155 | 製造中 | |
AD9644BCPZ-80 | 製造中 | |
AD9644BCPZRL7-155 | 製造中 | |
AD9644BCPZRL7-80 | 製造中 | |
AD9644CCPZ-80 | 製造中 | |
AD9644CCPZRL7-80 | 製造中 |
これは最新改訂バージョンのデータシートです。
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
クロック生成デバイス 3 | ||
AD9510 | 新規設計に推奨 | クロック分配器、1.2 GHz、PLL内蔵、分周器内蔵、遅延調整、8出力 |
AD9511 | 新規設計に推奨 | クロック分配器、800MHz、PLL内蔵、分周器内蔵、遅延調整、5出力 |
AD9512 | 新規設計に推奨 | クロック分配IC、1.2GHz、2つの1.6GHz入力、分周器/遅延調整内蔵、5出力 |
クロック分配器 (クロック・ディストリビューション) 3 | ||
AD9513 | 新規設計に推奨 | クロック分配IC、800 MHz、分周機能、遅延調整機能、3出力 |
AD9514 | 新規設計に推奨 | クロック分配IC、1.6GHz、分周器、遅延調整、3出力 |
AD9515 | 新規設計に推奨 | 1.6 GHZクロック分配IC、ドライバ、遅延調整、2出力 |
シングルエンド入力差動出力アンプ 2 | ||
ADA4937-2 | 新規設計に推奨 | ADCドライバ、超低歪み、差動(デュアル) |
ADA4938-2 | 新規設計に推奨 | ADCドライバ、差動、超低歪み、デュアル |
デジタル制御VGA 2 | ||
AD8376 | 新規設計に推奨 | VGA、デュアル、超低歪 |
AD8372 | 新規設計に推奨 | VGA、デュアル、プログラマブル、41dBレンジ、1dBステップ・サイズ |
完全差動アンプ 2 | ||
ADL5561 | 新規設計に推奨 |
RF/IF用差動アンプ、超低歪み、2.9GHz |
ADL5562 | 新規設計に推奨 | RF/IF用差動アンプ、超低歪み、3.3 GHz |
ツールおよびシミュレーション
Virtual Eval(仮想評価、 ベータ版)
Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。
ツールを開くSパラメータ 2
IBISモデル 1
Visual Analog
VisualAnalog™は、高速ADCの選択や評価を行う設計者向けに、強力なシミュレーション/データ解析ツール・セットとユーザ・フレンドリなグラフィカル・インターフェースを組み合わせたソフトウェア・パッケージです。
ツールを開くADIsimRF
ADIsimRFは使いやすいRFシグナル・チェーン計算ツールです。最大50段までのシグナル・チェーンについて、カスケード・ゲイン、ノイズ、歪み、消費電力を計算し、プロット、エクスポートが可能です。ADIsimRFには、アナログ・デバイセズのRFおよびミックスド・シグナル部品のデバイス・モデルの広範なデータ・ベースも含まれています。
ツールを開く