LT3062

新規設計に推奨

45V入力、マイクロパワー、低ノイズ200mA LDO

製品モデル
32
1Ku当たりの価格
最低価格:$1.95
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • 入力電圧範囲:1.6V~45V
  • 出力電流:200mA
  • 静止電流:45μA
  • ドロップアウト電圧:300mV
  • 低ノイズ:30μVRMS(10Hz~100kHz)
  • 可変出力(VREF = 600mV)
  • 出力の許容誤差:負荷、入力、温度の全範囲で±2%
  • 1個のコンデンサでリファレンスをソフトスタートさせ、出力ノイズを低減
  • シャットダウン電流:<1μA
  • バッテリ逆接続に対する保護
  • 電流制限フォールドバックと過熱制限保護
  • 2mm × 3mmの8ピンDFNパッケージおよびMSOPパッケージ
LT3062
45V入力、マイクロパワー、低ノイズ200mA LDO
1.8V Low Noise Regulator Dropout Voltage Product Package 1 Product Package 2
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

データシート

これは最新改訂バージョンのデータシートです。

さらに詳しく
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
PowerPath、理想ダイオード(Ideal Diodes)、負荷スイッチ 1
LTC4417 新規設計に推奨 優先順位付け PowerPath コントローラ
サージ・ストッパ、過電圧および過電流保護 1
LT4363 新規設計に推奨 電流制限付き高電圧サージ・ストッパー
Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ツールおよびシミュレーション

LTspice 2


下記製品はLTspiceで使用することが出来ます。:

  • LT3062
LTspice

LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。

 


評価用キット

eval board
DC2177A-B

LT3062デモ・ボード | マイクロパワー、低ノイズLDO、2.1V ≤ VIN ≤ 45V, VOUT = 1.2V~5V @ 200mA

製品詳細

デモ回路2177A-Bには、LT3062マイクロパワー、低ノイズ、低ドロップアウト・リニア電圧レギュレータが採用されています。入力電圧範囲は2.1V~45V、最大出力電流は200mAです。抵抗分圧器が出力電圧を決定し、ジャンパが分圧器を調整して出力電圧を1.2V、1.5V、1.8V、2V、2.5V、3.3V、5V、またはユーザーがプログラムした電圧(抵抗の設置が必要)のいずれかに設定します。出力は10μFセラミック・コンデンサを使用し、内部リファレンスは、出力ノイズを低減させてソフト・スタートをプログラムできるように10nFコンデンサによってバイパスされます。出力電圧が高い場合の負荷過渡応答を改善してノイズを減らすために、10nFフィードフォワード・コンデンサもあります。VOUTENジャンパの位置に応じて、100k抵抗を介してSHDNピンを入力電源にプルアップしたり、SHDNをグラウンドに短絡させたり、SHDNをフロート状態にさせ、SHDN端子に送られた信号によって直接駆動可能にしたりすることができます。


 


DC2177A-B
LT3062デモ・ボード | マイクロパワー、低ノイズLDO、2.1V ≤ VIN ≤ 45V, VOUT = 1.2V~5V @ 200mA
DC2177A-A Demo Board DC2177A-A Demo Board DC2177A-A Demo Board DC2177A-A Demo Board DC2177A-B - Schematic

リファレンス・デザイン

Stratix 10 GX PCIE FPGA Development Kit
Intel Stratix 10 FPGA PCIe Development Kit Circuits from the Lab®

機能と利点

  • Analog Devices has worked closely with Intel PSG to develop verified power solutions that optimize cost, size and efficiency in high performance applications.
  • The validated power solutions include uModules power products that address time and space constraints while delivering high efficiency, reliability, and low noise.
  • The actual power tree represents the best solution at time of design.
  • A recommended power tree has also been included to present the ideal solution at time of Stratix 10 GX PCIe development kit release. An updated alternate version of the power tree represents the latest solutions available from Analog Devices. For many applications, an intermediate rail is not ideal, so recommendations an alternate power tree that allow for direct power conversion from 12V input is provided below.
Intel Stratix 10 FPGA PCIe Development Kit
Stratix 10 GX PCIE FPGA Development Kit
Stratix 10 GX PCIE FPGA Development Kit Block Diagram
Stratix 10 GX PCIE FPGA Development Kit (Recommended Simplified Power Tree: 12Vin to required I/O voltages)
Stratix 10 GX PCIE FPGA Development Kit (Actual Power Tree representative of components used on board)

最新のディスカッション

最近表示した製品