AD9988
推荐新设计使用4T4R 直接射频接收器和变送器
- 产品模型
- 2
产品详情
- 灵活的可重新配置无线电通用平台设计
- 变送器/接收器通道带宽高达 1.2 GHz (4T4R)
- RF DAC/RF ADC 射频频率范围高达 7.5 GHz
- 具有多芯片同步功能的片内 PLL
- 外部 RF 时钟输入选项
- 多种数字特性
- 可选的插值和抽取滤波器
- 可配置的 DDC 和 DUC
- 8 个细调复数 DUC (FDUC) 和 4 个粗调复数 DUC (CDUC)
- 8 个细调复数 DDC (FDDC) 和 4 个粗调复数 DDC (CDDC)
- FDUC 和 FDDC 是可完全置于旁路的
- 每个 DUC 或 DDC 都有 2 个独立的 48 位 NCO
- 可编程 192 抽头 PFIR 滤波器,用于接收均衡
- 支持通过 GPIO 加载的 4 种不同的配置文件设置
- 接收 AGC 支持
- 用于快速 AGC 控制,具有低延迟的快速检测
- 用于缓慢 AGC 控制的信号监控器
- 专用 AGC 支持引脚
- 发射 DPD 支持
- 每个发送数据路径的可编程延迟和增益
- DPD 观察路径的粗调 DDC 延迟调整
- 支持实数或复数数字数据(8、12 或 16 位)
- 辅助特性
- 具有可选分频比的 ADC 时钟驱动器
- 功率放大器下游保护电路
- 片内温度监控单元
- 可编程 GPIO 引脚支持模式间的切换
- TDD 省电选项和共享 ADC
- SERDES JESD204B 或 JESD204C 接口,16 个通道,速率高达 24.75 Gbps
- 8 通道 JESD204B/C 变送器 (JTx) 和 8 通道 JESD204B/C 接收器 (JRx)
- 支持子类 1
- 支持多套件同步
- 15毫米××15毫米、324 球 BGA,间距 0.8 毫米
AD9988 是一款高度集成的套件,具有四个 16 位、12 GSPS 最大采样率、RF 数模转换器 (DAC) 内核,以及四个 12 位、4 GSPS 速率、RF 模数转换器 (ADC) 内核。该套件通过 4T4R 配置,支持 4 个变送器通道和 4 个接收器通道。该产品非常适合四天线 TDD 变送器应用,在该应用中,接收器路径可以在接收器和观察模式之间共享。可以配置和切换 GPIO 引脚,以支持不同的用户模式,同时保持相位一致性。在 4T4R 配置中,支持的最大射频通道带宽为 1.2 GHz,采样分辨率为 16 位。AD9988具有一个 16 通道 24.75 Gbps JESD204C 或 15.5 Gbps JESD204B 串行数据端口,其中每个变送/接收链路最多可支持八个通道,还有一个片内时钟乘法器,并具有针对直接面向 RF 射频应用的多频带的数字信号处理能力。
应用
- 无线通信基础设施
- W-CDMA、LTE、LTE-A、大规模多输入多输出(MIMO)
- 点对点微波、E 波段和 5G mmWave
- 宽带通信系统
- DOCSIS 3.0+ 电缆调制解调器终端系统 (CMTS)
- 通讯测试与测量系统
参考资料
数据手册 1
用户手册 2
应用笔记 1
技术文章 2
产品选型指南 1
FPGA 互操作性报告 5
3rd Party Solutions 1
器件驱动器 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9988BBPZ-4D4AC | 324-Ball BGA_ED (15mm x 15mm x 1.58mm) | ||
AD9988BBPZRL-4D4AC | 324-Ball BGA_ED (15mm x 15mm x 1.58mm) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
6月 2, 2021 - 21_0097 Package Material Set and Data Sheet Change for AD9988 and AD9082 |
||
AD9988BBPZ-4D4AC | 量产 | |
AD9988BBPZRL-4D4AC | 量产 |
这是最新版本的数据手册
软件资源
器件驱动器 2
- AD908x GitHub Linux Driver Source Code
API Device Drivers 1
Device Application Programming Interface (API) C code drivers provided as reference code that allows the user to quickly configure the product using high-level function calls. The library acts as an abstraction layer between the application and the hardware. The API is developed in C99 to ensure agnostic processor and operating system integration. Customers can port this application layer code to their embedded systems by integrating their platform-specific code base to the API HAL layer.
To request this software package, go to the Software Request Form signed in with your MyAnalog account and under “Target Hardware” select “High Speed Data Converters” and choose the desired API product package. You will receive an email notification once the software is provided to you.
Evaluation Software 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
硬件生态系统
部分模型 | 产品周期 | 描述 |
---|---|---|
µModule降压稳压器 1 | ||
LTM8053 | 推荐新设计使用 | 40VIN、3.5A/6A 降压型超低噪声开关稳压器 μModule 稳压器 |
超低噪声稳压器 1 | ||
LTM8063 | 推荐新设计使用 | 40VIN、2A Silent Switcher µModule 稳压器 |
多个输出降压调节器 3 | ||
LTM4633 | 推荐新设计使用 | 三输出 10A 降压型 DC/DC μModule 稳压器 |
LTM4644 LTM4644-1 |
具有可配置4A输出阵列的四通道DC/DC μModule(电源模块)稳压器 |
LTM4616 | 推荐新设计使用 | 每通道 8A 输出的双通道、低 VIN DC/DC µModule 稳压器 |
集成VCO的锁相环 1 | ||
ADF4377 | 推荐新设计使用 | 带集成 VCO 的微波宽带频率合成器 |
全差分放大器 2 | ||
ADL5569 | 推荐新设计使用 | 6.0 GHz、超高动态范围、差分放大器 |
ADL5580 | 推荐新设计使用 | 具有 10 dB 增益的全差分 10 GHz ADC 驱动器 |
时钟产生器件 2 | ||
LTC6952 | 最后购买期限 | 具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL |
HMC7044 | 推荐新设计使用 | 带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器 |
时钟分配器件 3 | ||
HMC7043 | 推荐新设计使用 |
高性能、3.2 GHz、14输出扇出缓冲器 |
LTC6953 | 最后购买期限 | 具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器 |
LTC6955 | 最后购买期限 | 超低抖动 7.5GHz 11 输出扇出缓冲器系列 |
数字控制VGA 2 | ||
ADL6316 | 推荐新设计使用 | 适用于 RF DAC 和收发器的 500 MHz 至 1000 MHz 发射 VGA |
ADL6317 | 推荐新设计使用 | 用于 RF DAC 和收发器的发射 VGA |
正线性稳压器(LDO) 4 | ||
ADP1765 | 推荐新设计使用 | 5 A、低VIN、低噪声、CMOS线性稳压器 |
ADP7158 | 推荐新设计使用 |
2 A、超低噪声、高PSRR、固定输出、RF线性稳压器 |
ADM7172 | 推荐新设计使用 |
6.5 V、2 A、超低噪声、高 PSRR、快速瞬态响应 CMOS LDO |
ADM7150 | 推荐新设计使用 | 800 mA、超低噪声/高 PSRR LDO |
工具及仿真模型
MxFE JESD204 Mode Selector Tool
The JESD204B/C Mode Selector Tool is a simple command line-based Windows executable that can be used to narrow down the number of JESD204x modes to only include those modes that support the user’s specific application use case. The tool guides the user through a use case description flow chart and gives the user a small list of applicable transmit and/or receive modes to choose from. This tool is applicable to the AD9081, AD9082, AD9177, AD9207, AD9209, AD9986, and AD9988.
打开工具ADC Companion Transport Layer RTL Code Generator Tool
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具DAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具ADIsimPLL™
ADIsimPLL可以对ADI公司最新的高性能PLL产品进行快速、可靠的评估。它是目前最全面的PLL频率合成器设计和仿真工具,可实现所有对PLL性能有显著影响的重要非线性效应仿真。ADIsimPLL可以免去设计过程中的至少一项重复劳动,从而加快上市速度。
打开工具S-参数 2
IBIS 模型 1
AD9081/AD9082/AD9986/AD9988 AMI Model
打开工具热模型 1
High Speed Converter Toolbox for MATLAB
打开工具
LTspice®是一款强大高效的免费仿真软件、原理图采集和波形观测器,为改善模拟电路的仿真提供增强功能和模型。
评估套件
最新评论
需要发起讨论吗? 没有关于 ad9988的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论