AD6677

推荐新设计使用

80 MHz带宽中频接收机

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • JESD204B Subclass 0或Subclass 1编码串行数字输出
  • 信噪比(SNR):71.9 dBFS(185 MHz AIN,250 MSPS,NSR设为33%)
  • 无杂散动态范围(SFDR):87 dBc(185 MHz AIN,250 MSPS)
  • 总功耗:
    435 mW (250 MSPS)
  • 1.8 V电源电压
  • 1至8整数输入时钟分频器
  • 采样速率最高达250 MSPS
  • 中频采样频率最高达400 MHz
  • 模数转换器(ADC)内置基准电压源
  • 灵活的模拟输入范围
    -- 1.4 V p-p至2.0 V p-p(标称值1.75 V p-p)
  • ADC时钟占空比稳定器(DCS)
  • 串行端口控制
  • 节能的掉电模式


AD6677
80 MHz带宽中频接收机
AD6677 Functional Block Diagram AD6677 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

硬件生态系统

部分模型 产品周期 描述
单端转差分放大器 2
ADA4927-1 推荐新设计使用 超低失真电流反馈型ADC驱动器
ADA4938-1 推荐新设计使用 超低失真差分ADC驱动器(单通道)
全差分放大器 1
ADL5562 推荐新设计使用 2.6GHz 超低失真RF/IF差分放大器
时钟产生器件 7
AD9523 不推荐用于新设计 14路输出、低抖动时钟发生器
AD9523-1 推荐新设计使用 低抖动时钟发生器,提供14路LVPECL/LVDS/HSTL输出或29路LVCMOS输出
AD9524 不推荐用于新设计 6路输出、双环路时钟发生器
AD9510 推荐新设计使用 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
AD9511 推荐新设计使用 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出
AD9512 推荐新设计使用 1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出
AD9525 推荐新设计使用 AD9525旨在满足长期演进(LTE)和多载波GSM基站设计的转换器时钟要求。
时钟分配器件 3
AD9513 推荐新设计使用 800 MHz时钟分配IC,分频器,延迟调整,三路输出
AD9514 推荐新设计使用 1.6 GHz时钟分配IC、分频器、延迟调整、3路输出
AD9515 推荐新设计使用 1.6 GHz时钟分配IC,分频器,延迟调整,两路输出
数字控制VGA 2
ADL5202 过期 宽动态范围、高速、数字控制VGA
AD8376 推荐新设计使用 超低失真IF双通道VGA
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

Virtual Eval - BETA

Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

打开工具

IBIS 模型 1

AD6677 AMI Model

打开工具

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

打开工具

评估套件

EVAL-AD6677
AD6677评估板

最新评论

需要发起讨论吗? 没有关于 ad6677的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览