ADF4378
推荐新设计使用具有集成 VCO 和确定性通用脉冲重定时器的微波宽带合成器
具有 SYSREF 重定时器的 800MHz 至 12.8GHz 整数 N PLL/VCO,适用于高性能数据转换器时钟应用
- 产品模型
- 2
产品详情
- 输出频率范围:800MHz 至 12.8GHz
- 抖动 = 18 fsRMS(集成带宽:100 Hz 至 100 MHz)
- 抖动 = 27 fsRMS(ADC SNR 方法)
- 宽带本底噪声:12 GHz 时为 -160 dBc/Hz
- PLL 规格:
- -239 dBc/Hz:归一化带内相位本底噪声
- -147 dBc/Hz:归一化带内 1/f 噪声
- 鉴相器频率达 500 MHz
- 基准输入频率达 1 GHz
- 典型 -100 dBc PFD 杂散
- 基准输出延迟规格
- 零件间标准偏差:3 ps
- 温度漂移:0.03 ps/℃
- 调整步长:<+/-0.1 ps
- 多芯片输出相位对齐
- 重新定时的 LVDS SYSREF 输出
- 3.3V 和 5V 电源
- 7 mm x 7 mm 48 引脚 LGA 封装
ADF4378 是一款高性能、超低抖动、整数 N 锁相环 (PLL),具有集成压控振荡器 (VCO) 和系统电压源 (SYSREF) 重定时器,非常适合数据转换器和混合信号前端 (MxFE) 时钟应用程序。高性能 PLL 具有 −239 dBc/Hz:归一化带内相位本底噪声、超低 1/f 噪声以及高相位/频率检测器 (PFD) 频率,可实现超低带内噪声和集成抖动。ADF4378 的基本 VCO 和输出分频器可产生 800 MHz 至 12.8 GHz 的频率。ADF4378 集成了所有必需的电源旁路电容器,可节省紧凑板上的板空间。
对于多个数据转换器和 MxFE 时钟应用,通过对输出同步特性实现自动基准,对过程、电压和温度特性的输出延迟实现匹配的基准,并对输出延迟调整功能特性实现低于 ±0.1 ps 的无抖动基准,ADF4378 简化了其他时钟解决方案所需的时钟对齐和校准程序。
通用脉冲重定时器功能可实现 SYSREF、SYNC 和多芯片同步 (MCS) 架构的可预测且精确的多芯片时钟和脉冲对齐。通过将 ADF4378 与分配基准和 SYSREF 信号对的集成电路 (IC) 配对,支持 JESD204B 和 JESD204C 子类 1 解决方案。脉冲重定时器功能允许广泛分布的 SYSREF 仅满足较慢的基准频率时序而不是更严格的输出时钟时序,从而简化了系统设计。串行外设接口 (SPI) 可选电流模式逻辑 (CML)/低电压正/伪发射极耦合逻辑 (LVPECL) 或低压差分信号 (LVDS),SYSREF 输入和 LVDS SYSREF 输出允许 CML 到 LVDS 信号转换,这简化了各种转换器的时钟和 SYSREF 对齐。脉冲重定时器功能还可与其他 IC 的收发器 MCS 信号和 SYNC 信号一起使用。
应用
- 高性能数据转换器和 MxFE 时钟
- 无线基础设施(MC-GSM、5G)
- 测试和测量
- 具有集成数据转换器的 FPGA
参考资料
器件驱动器 2
模拟对话 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
ADF4378BCCZ | 48-Terminal Land Grid Array [LGA] | ||
ADF4378BCCZ-RL7 | 48-Terminal Land Grid Array [LGA] |
这是最新版本的数据手册
软件资源
Evaluation Software 0
硬件生态系统
工具及仿真模型
IBIS 模型 1
ADIsimPLL™
ADIsimPLL可以对ADI公司最新的高性能PLL产品进行快速、可靠的评估。它是目前最全面的PLL频率合成器设计和仿真工具,可实现所有对PLL性能有显著影响的重要非线性效应仿真。ADIsimPLL可以免去设计过程中的至少一项重复劳动,从而加快上市速度。
打开工具
LTspice®是一款强大高效的免费仿真软件、原理图采集和波形观测器,为改善模拟电路的仿真提供增强功能和模型。
评估套件
最新评论
需要发起讨论吗? 没有关于 adf4378的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论