AD9697

新規設計に推奨

14 ビット, 1300 MSPS, JESD204B, A/D コンバータ

製品モデル
2
1Ku当たりの価格
最低価格:$489.23
利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • JESD204B(サブクラス 1)コーディング・シリアル・デジタル出力
    • レーン・レート: 最大 16 Gbps
  • 1300 MSPS での全電力: 1.01 W
  • S/N 比 = 172 MHz で 65.6 dBFS(入力範囲 1.59 Vp-p)
  • SFDR = 172.3 MHz で 78 dBFS(入力範囲 1.59 Vp-p)
  • ノイズ密度
    • −153.9 dBFS/Hz(入力範囲 1.59 Vp-p)
    • −155.6 dBFS/Hz(入力範囲 2.04 Vp-p)
  • 電源動作電圧: 0.95 V、1.8 V、2.5 V
  • ノー・ミス・コード
  • 内部 ADC 電圧リファレンス
  • フレキシブルな入力範囲
    • 1.36 Vp-p ~ 2.04 Vp-p(代表値 1.59 Vp-p)
  • 使用可能なアナログ入力フルパワー帯域幅: 2 GHz
  • 振幅検出ビットによる効率的な AGC 実装
  • 4 個のデジタル・ダウンコンバータ内蔵
    • 48 ビット NCO
    • プログラマブルなデシメーション・レート
  • 差動クロック入力
  • SPI 制御
    • 2 分周と 4 分周のインテジャー・クロック
    • フレキシブルな JESD204B レーン構成
  • オンチップ・ディザリングで小信号の直線性を改善
AD9697
14 ビット, 1300 MSPS, JESD204B, A/D コンバータ
AD9697 Functional Block Diagram AD9697 Pin Configuration
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成
質問する
サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


ドキュメント

さらに詳しく
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ソフトウェア・リソース

デバイス・ドライバ 1


ハードウェア・エコシステム

製品モデル 製品ライフサイクル 詳細
クロック生成デバイス 4
LTC6951 最終販売 超低ジッタ VCO内蔵の複数出力 クロック・シンセサイザ
LTC6952 最終販売 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz PLL
HMC7044 新規設計に推奨

JESD204B / JESD204 用機能付き、3.2 GHz、14 出力、高性能ジッター減衰器

AD9528 新規設計に推奨

クロック・ジェネレータ、14 LVDS / HSTL出力、JESD204B対応

※英文データシート(Rev.C)、和文データシート(Rev.0)に対する正誤表があります

クロック分配器 (クロック・ディストリビューション) 3
LTC6955 最終販売 超低ジッタ、7.5 GHz、11 出力ファンアウト・バッファ・ファミリー
LTC6953 最終販売 11 の出力を備えた、JESD204B/JESD204C をサポートする超低ジッタ 4.5 GHz クロック分配器
HMC7043 新規設計に推奨

JESD204B/JESD204C 用機能付き、3.2 GHz、14 出力、高性能ファンアウト・バッファ

Modal heading
myAnalogに追加

myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

新規プロジェクトを作成

ツールおよびシミュレーション

ADC Companion Transport Layer RTL Code Generator Tool

This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

ツールを開く

最新のディスカッション

最近表示した製品