AD9575
新規設計に推奨ネットワーク・クロック発生器、2出力
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$4.10
Viewing:
製品の詳細
- VCO/PLLを完全内蔵
- ジッタ(12kHz~20MHz):0.39ps rms@156.25MHz
- ジッタ(1.875 MHz~20MHz):0.15ps rms@156.25MHz
- ジッタ(12kHz~20MHz):0.40ps rms@106.25 MHz
- ジッタ(637 kHz~10 MHz):0.15ps rms@106.25 MHz
- 入力クリスタル周波数:19.44MHz、25MHz、25.78125MHz
- デバイダ比はピン選択可能
出力:33.33MHz、62.5MHz、100MHz、106.25MHz、125MHz、155.52MHz、156.25MHz、159.375MHz、161.13MHz、312.5MHz - LVDS/LVPECL/LVCMOS出力フォーマット
- ループ・フィルター内蔵
- 省スペースの4.4mm×5.0mmTSSOPパッケージ
- 詳細については、データシートを参照してください。
AD9575は、ネットワーク・クロッキング向けに最適化された、PLLコアーを内蔵した高集積、デュアル出力のクロック発生機能を提供します。このインテジャ-NのPLL設計は、高性能、低ジッタの周波数シンセサイザーの製品ラインを提供してきたアナログ・デバイセズ社の技術に基づいており、ライン・カード性能を最大化します。位相ノイズとジッタの要求を必要とするその他のアプリケーションでも、この製品の有効性があります。
PLLセクションは、低ノイズ位相周波数デテクタ(PFD)、高精度チャージ・ポンプ、低位相ノイズの電圧制御発振器(VCO)とプログラマブルな帰還デバイダと出力デバイダで構成されています。外部にクリスタルを接続することによって、汎用的なネットワークの出力周波数が入力リファレンスにロックされます。出力デバイダとフィードバック・デバイダの比は、必要な出力レートに応じてピンでプログラムできます。外部にループ・フィルター用の部品は不要ですので、貴重な設計時間とボード・スペースを節約できます。 AD9575は16ピン4.4mm×5.0mmのTSSOPパッケージを採用し、3.3 Vの単電源で動作します。温度範囲は-40℃~+85℃です。
アプリケーション
- GbE/FC/SONETライン・カード、スイッチおよびルーター
- CPU/PCIアプリケーション
- 低ジッタ、低位相ノイズ・クロックの生成
ドキュメント
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9575ARUZLVD | 16-Lead TSSOP | ||
AD9575ARUZPEC | 16-Lead TSSOP |
これは最新改訂バージョンのデータシートです。