AD9993

过期

集成式混合信号前端 MxFE

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 4通道、14位、250 MSPS ADC:
    无杂散动态范围(SFDR):83 dBc(87 MHz输入)
  • 双通道、14位、500 MSPS DAC:
    SFDR = 75 dBc(20 MHz输出)
  • 片内PLL时钟频率合成器
  • 低功耗:
    1536 mW、1 GHz主时钟,片内频率合成器
  • 500 MHz双通道数据速率(DDR)
  • 用于DAC和ADC的LVDS接口
  • 12 mm × 12 mm无引脚小型BGA封装

AD9993
集成式混合信号前端 MxFE
AD9993-fbl AD9993 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

硬件生态系统

部分模型 产品周期 描述
基带可编程VGA滤波器 1
ADRF6518 过期 63 MHz双通道可编程滤波器和可变增益放大器
集成LO的IQ调制器 1
ADRF6720 过期 宽带(700 MHz至3 GHz)正交调制器,集成PLL/VCO和0.5 V输入偏置
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

IBIS 模型 1


评估套件

EVAL-AD9993

AD9993 Evaluation board

产品详情

The AD9993-EBZ is the evaluation board for the AD9993 which is a mixed-signal front-end (MxFE®) device that integrates four 14-bit ADCs and two 14-bit DACs.

 

The MxFE is programmable using registers accessed via a serial peripheral interface (SPI). ADC and DAC data paths include FIFO buffers to absorb phase differences between LVDS lane clocks and the data converter sampling clocks.

 

The MxFE DACs are part of the Analog Devices, Inc., high speed CMOS DAC core family. These DACs are designed to be used in wide bandwidth communication system transmitter (Tx) signal chains.

 

The MXFE ADCs are multistage pipelined CMOS ADC cores designed for use in communications receivers.

EVAL-AD9993
AD9993 Evaluation board

最新评论

近期浏览