LTC2217
製造中16ビット、105Msps 低ノイズADC
- 製品モデル
- 4
- 1Ku当たりの価格
- 最低価格:$87.44
製品の詳細
- サンプル・レート:105Msps
- ノイズフロア:81.3dBFS
- SFDR:100dB
- SFDR:70MHzで>90dB
- ジッタ:85fsRMS
- 2.75VP-Pの入力範囲
- 400MHzのフルパワー帯域幅S/H
- オプションの内部ディザー
- オプションのデータ出力ランドマイザ
- LDVSまたはCMOS出力
- 単一3.3V電源
- 消費電力:1.19W
- クロック・デューティ・サイクル・スタビライザ
- LTC2208とピン互換
- 64ピン (9mm × 9mm) QFNパッケージ
LTC2217は、入力周波数が最大400MHzという高周波で広いダイナミック・レンジの信号をデジタル化する105Msps、サンプリング16ビットA/Dコンバータです。このADCの入力範囲は、2.75VP-Pに固定されています。
LTC2217はノイズフロアが81.3dBFS、SFDRが100dBという優れたAC特性を備えているため、要求の厳しい通信アプリケーションに最適です。また、85fs RMSという極めて低いジッタにより、優れたノイズ性能を維持しながら高い入力周波数をアンダーサンプリングできます。最大DC仕様では、±3.5LSBのINLと±1LSBのDNL(ミッシング・コードなし)が規定されています。
デジタル出力は、差動LVDSまたはシングルエンドCMOSのいずれかに設定可能です。CMOS出力フォーマットは、1本のバスがフル・データレートで動作する形式、デマルチプレクス・バスが半分のデータレートで動作する形式のいずれかを選択できます。また、個別の出力電源により、0.5V~3.6VのCMOS出力振幅が可能です。
ENC+およびENC-入力は、正弦波、PECL、LVDS、TTLまたはCMOS入力で差動またはシングルエンド・ドライブ可能です。また、オプションのクロック・デューティ・サイクル・スタビライザにより、広範なクロック・デューティ・サイクルに対してフルスピードで高性能を達成できます。
アプリケーション
- テレコム
- 受信機
- 携帯電話基地局
- スペクトル解析
- イメージング・システム
- ATE
ドキュメント
データシート 2
信頼性データ 1
ユーザ・ガイド 2
製品セレクタ・カード 3
プレス・リリース 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
LTC2217CUP#PBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) | ||
LTC2217CUP#TRPBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) | ||
LTC2217IUP#PBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) | ||
LTC2217IUP#TRPBF | 64-Lead QFN (9mm x 9mm x 0.75mm w/ EP) |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
評価用ソフトウェア 2
LinearLabTools
リニアテクノロジーのデータ・コンバータ評価用ボードに直接アクセスできるMATLABとPythonのプログラムを集めたツールです。
PScope
PScopeは、旧リニアテクノロジーの高性能ADCとシグナル・チェーン・レシーバ・ファミリーを使用するために設計されたUSBベースの製品デモおよびデータ収集システムです。このソフトウェアでは、SNR、SFDR、THDやその他の主要なパラメータを迅速かつ容易に評価することが出来ます。
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
インテジャー N PLL 1 | ||
LTC6946 | 最終販売 | ノイズとスプリアスを極めて低く抑えたVCO内蔵の0.37GHz~5.7GHz整数分周方式シンセサイザ |
完全差動アンプ 1 | ||
LTC6401-20 | 最終販売 | 140MHzのIF周波数向けの1.3GHz低ノイズ、低歪み、差動ADC |