AD9171
新規設計に推奨デュアル、16 ビット、シングル・チャネライザー搭載 6.2 GSPS RF DAC
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$140.06
製品の詳細
- シングルバンド・ワイヤレス・アプリケーションをサポート
- RF DAC あたり 1 つの複合データ入力チャンネル
- 入力チャンネルあたり 516 MSPS の最大複合入力データ・レート
- 入力チャンネルあたり 1 つの独立 NCO
- 独自の低スプリアスおよび低歪み設計
- 2 トーン IMD = 1.8 GHz、−7 dBFS/トーン RF 出力で −83 dBc
- SFDR < 1.8 GHz、−7 dBFS RF 出力で −80 dBc
- 柔軟な 8 レーン、15.4 Gbps JESD204B インターフェース
- シングルバンドの用途をサポート
- データ・スループットを増やすための 12 ビット高密度モードをサポート
- 複数のチップの同期
- JESD204B のサブクラス 1 をサポート
- 一連の入力データ・レートに対応する選択可能なインターポレーション・フィルタ
- 構成可能データ・チャンネル・インターポレーション: 2×、3×、4×、6×
- 構成可能最終インターポレーション: 6×、8×
- DAC レートで動作する 48 ビットの最終 NCO で最大 3.1 GHz の周波数シンセシスをサポート
- 伝達有効化関数による、さらなる節電と後段回路の保護
- 高性能、低ノイズ PLL クロック逓倍器
- 6.2 GSPS DAC 更新レートをサポート
- 分周比が選択可能なオブザベーション ADC クロック・ドライバ
- ロー・パワー
- 6 GSPS で 1.45 W、シングル・チャンネル・モード
- 10 mm × 10 mm、金属増強サーマル・リッド付き 144 ボール BGA_ED、0.80 mm ピッチ
AD9171 は、最大 6.2 GSPS の DAC サンプル・レートをサポートする高性能デュアル 16 ビット D/A コンバータ(DAC)です。 15.4 Gbps の 8 レーン JESD204B データ入力ポート、高性能オンチップ DAC クロック逓倍器に加えて、DC ~ 無線周波数(RF)のシングルバンドのワイヤレス・アプリケーションを対象としたデジタル信号処理機能を備えています。
AD9171 には、RF DAC あたり 1 つの複合データ入力チャンネルが搭載されています。 各データ入力チャンネルには、構成可能なゲイン段、インターポレーション・フィルタ、チャンネル数値制御発振器(NCO)が備わっているため、柔軟な周波数計画を行うことができます。 入力チャンネルあたり最大 516 MSPS の複合データ・レートがサポートされています。
AD9171 は 144 ボール BGA_ED パッケージを採用しています。
製品のハイライト
- 12 ビット分解能の 513 MSPS と 16 ビット分解能の 516 MSPS の最大複合入力データ・レートで、RF DAC あたり 1 つの複合データ入力チャンネルをサポートします。 入力チャンネルごとに独立した1 つの NCO を備えています。
- ロー・パワー・デュアル・コンバータによって、高帯域幅のマルチチャンネル・アプリケーションで必要な消費電力を削減できます。
アプリケーション
- ワイヤレス通信インフラストラクチャ
- シングルバンド基地局無線
- 計測器、ATE(自動試験装置)
ドキュメント
データシート 2
ユーザ・ガイド 2
技術記事 1
デバイス・ドライバ 1
Analog Dialogue 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9171BBPZ | 144 ball (10x10x1.71 w/6.6 mm EP) | ||
AD9171BBPZRL | 144 ball (10x10x1.71 w/6.6 mm EP) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
10 22, 2021 - 19_0097 CANCELLED: Data Sheet and Die Revision for AD9171/AD9172/AD9173 |
||
AD9171BBPZ | 製造中 | |
AD9171BBPZRL | 製造中 |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
デバイス・ドライバ 1
評価用ソフトウェア 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
ツールおよびシミュレーション
Sパラメータ 1
IBISモデル 1
AD917X Remote Evaluation Tool
This tool gives users access to a live evaluation board in an Analog Devices lab, connected to a Keysight PXA spectrum analyzer and an ADS8-V1EBZ. The user is able to run tests on this remote lab bench to evaluate the AD9171/2/3 performance at any time, day or night. It is a great way to check performance of the product before and after purchase of an evaluation board, as well as to compare performance to a user-designed board.
ツールを開くDAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
ツールを開くADIsimPLL™
ADIsimPLLは、アナログ・デバイセズの新しい高性能PLL製品の迅速で信頼性の高い評価を可能にします。これは、現在利用できる最も包括的なPLLシンセサイザ設計およびシミュレーション・ツールです。実施されるシミュレーションには、PLL性能に影響を与える重要な非線形効果がすべて含まれます。ADIsimPLLは、設計プロセスから1回以上の反復作業を削除し、設計から市場投入までの時間を短縮します。
ツールを開く