AD9164
新規設計に推奨16 ビット、12 GSPS、RF 用 D/A コンバータとダイレクト・デジタル・シンセサイザ
- 製品モデル
- 6
- 1Ku当たりの価格
- 最低価格:$378.78
製品の詳細
- DAC更新レート: 最大12GSPS(min)
- ダイレクトRF合成@6 GSPS(min)
- DC ~ 2.5 GHz(ベースバンド ・モード)
- DC ~ 6GHz(2x NRZモード)
- 1.5 GHz ~ 7.5 GHz(ミックス・モード)
- バイパス可能なインターポレーション
- 2x、 3x、 4x、 6x、 8x、 12x、 16x、 24x
- 優れた ダイナミック性能
- 高速周波数ホッピング
AD9164は高性能、16ビットD/A コンバータ(DAC)とDDS(ダイレクト・デジタル・シンセサイザ)で6 GSPSまでの更新レートをサポートします。DACコアは2倍のインターポレーション・フィルタを組みあわせたクワッド・スイッチ・アーキテクチャに基づいており、DACの有効な更新レートを一部のモードで12GSPSまで増加させることができます。高ダイナミック・レンジで広帯域なので、ほとんどの厳しい高速無線周波数(RF) のアプリケーションに適しています。
DDSは32の32ビット数値制御発振器(NCO)で構成されており、それぞれは位相アキュームレータを備えています。
100 MHzのシリアル・ペリフェラル・インターフェース (SPI) と高速ホップ・モードを組み合わせによって、位相コーヒーレントな高速周波数ホッピング(FFH)が可能になり、複数のモードを使い各種のアプリケーションをサポートします。
ベースバンド・モードでは、広アナログ帯域と高ダイナミック・レンジの組み合わせにより、最小1種類のキャリアから1.791 GHzのフルの最大スペクトラムまでの信号帯域のDOCSIS 3.1 ケーブル・インフラストラクチャをサポートします。2xインターポレーション・フィルタ(FIR85)により、AD9164のデータレートとコンバータのクロック駆動を低く設定して、システム全体の電力を低減しフィルタに対する要求を軽減する事ができます。ミックス・モード動作では、AD9164は2ndと3rdナイキスト領域でRFキャリアを最大7.5GHzまで再生でき、しかもその並外れてダイナミック・レンジを維持します。出力電流は8 mA~38.76 mAの範囲で設定することができます。AD9164のデータ・インターフェースは最大8レーンのJESD204B シリアライザ/ディシリアライザ(SERDES)で構成されており、アプリケーションに柔軟に対応できるようにレーン速度、レーン数を設定できます。
SPIインターフェースは、AD9164を構成したり、全レジスタのステータスをモニタしたりするために使われます。AD9164は165ボール、8 mm x 8 mm、 0.5 mm ピッチ、CSP_BGA パッケージと 169ボール、11 mm x 11 mm、0.8 mm ピッチ、CSP_BGA パッケージを採用しており、有鉛ボールのオプションもあります。
製品のハイライト
- 高ダイナミック・レンジで、信号再生帯域幅は最大 7.5 GHz までの RF 信号合成をサポート
- レーン数とレーン速度に関して柔軟性のある最大 8 レーンの JESD204B SERDES インターフェース
- DOCSIS 3.1コンプライアンスおよびマルチバンド・ワイヤレス通信規格に余裕をもって適合する帯域幅とダイナミック・レンジ。
- ブロードバンド通信システム
- DOCSIS 3.1 ケーブル・モデム終端システム(CMTS)/ビデオ・オン・デマンド(VOD)/エッジ直交振幅変調(EQAM)
- ワイヤレス通信インフラストラクチャ
- W-CDMA、 LTE、 LTE-A、ポイントtoポイント
ドキュメント
データシート 1
ユーザ・ガイド 1
アプリケーション・ノート 1
技術記事 3
ビデオ 6
サードパーティ・ソリューション 3
FPGA相互運用性レポート 1
デバイス・ドライバ 1
Analog Dialogue 2
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9164BBCA | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9164BBCARL | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9164BBCAZ | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9164BBCAZRL | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9164BBCZ | 165-Ball CSPBGA (8mm x 8mm) | ||
AD9164BBCZRL | 165-Ball CSPBGA (8mm x 8mm) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
1 30, 2020 - 20_0020 AD9161/AD9162/AD9163/AD9164 Die Revision |
||
AD9164BBCA | 製造中 | |
AD9164BBCARL | 製造中 | |
AD9164BBCAZ | 製造中 | |
AD9164BBCAZRL | 製造中 | |
AD9164BBCZ | 製造中 | |
AD9164BBCZRL | 製造中 |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
デバイス・ドライバ 1
AD916x API
API library for the AD916x family of 11-Bit/16-Bit, 12 GSPS, RF Digital-to-Analog Converters
詳細を表示評価用ソフトウェア 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
ツールおよびシミュレーション
ADIsimDDS(ダイレクト・デジタル・シンセサイザ)評価ツール ー ベータ版
ADIsimDDS は、選択したデバイスの総合的な性能を数式に基づいてモデル化し、表示します。リファレンス・クロック周波数と所望の出力周波数を入力すると、ADIsimDDS が必要な FTW を計算します。また、総合的なスペクトル性能の推定値をモデル化できるため、外付け再生フィルタの効果を確認できます。
ツールを開くUsing MATLAB with ADS7 and AD916x Eval Boards
The AD916x evaluation boards can be used and controlled by a MATLAB simulation. This enables users to verify simulation results by running on actual hardware.
ツールを開くDAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
ツールを開くVirtual Eval (仮想評価、ベータ版)
ご使用の動作条件でADCとDACの性能をシミュレートします。
ツールを開くADIsimRF
ADIsimRFは使いやすいRFシグナル・チェーン計算ツールです。最大50段までのシグナル・チェーンについて、カスケード・ゲイン、ノイズ、歪み、消費電力を計算し、プロット、エクスポートが可能です。ADIsimRFには、アナログ・デバイセズのRFおよびミックスド・シグナル部品のデバイス・モデルの広範なデータ・ベースも含まれています。
ツールを開く