
GHz 帯域幅アプリケーション向けに設計された新しい RF コンバータ製品は、28 nm の CMOS テクノロジーにより、膨大な数の信号帯域に対応することが出来ます。
詳細ページAD9162
新規設計に推奨D/A コンバータ、16 ビット、12 GSPS、RF用
- 製品モデル
- 6
- 1Ku当たりの価格
- 最低価格:$192.60
製品の詳細
- DAC 更新レート: 最大 12 GSPS(min)
- ダイレクト・RF 合成 @ 6 GSPS(min)
- DC ~ 2.5 GHz(ベースバンド 1x バイパス・モード)
- DC ~ 6 GHz(2x NRZ モード)
- 1.5 GHz ~ 7.5 GHz(ミックス・モード)
- バイパス可能なインターポレーション(1x 又はバイパス・モード)
- 2x、3x、4x、6x、8x、12x、16x、24x
- 優れたダイナミック性能
AD9162 は高性能、16 ビット D/A コンバータ(DAC)で 6 GSPS までのデータ・レートをサポートします。DAC コアは 2 倍のインター・ポーレーション・フィルタを組み合わせたクワッド・スイッチ・アーキテクチャに基づいており、DAC の有効なアップデート・レートを一部のモードで 12 GSPS まで増加させることができます。高ダイナミック・レンジで広帯域なので、ほとんどの厳しい高速無線周波数(RF)DACのアプリケーションに適しています。
ベースバンド・モードでは、広帯域と高ダイナミック・レンジの組み合わせにより、最小 2 種類のキャリアから 1.794 GHz のフルの最大スペクトラムまでの DOCSIS 3.1 ケーブル・インフラストラクチャをサポートします。2x インターポレーション・フィルタ(FIR85)により、AD9161/AD9162 のデータ・レートとコンバータのクロック駆動を低く設定して、システム全体の電力を低減しフィルタに対する要求を軽減することができます。ミックス・モード動作では、AD9161/AD9162 は 2nd と 3rd ナイキスト領域で RF キャリアを最大 7.5 GHz まで再生でき、しかもその並外れてダイナミック・レンジを維持します。出力電流は 8 mA ~ 38.76 mA の範囲で設定することができます。AD9161/AD9162 のデータ・インターフェースは最大 8 レーンの JESD204B シリアライザ/ディシリアライザ(SERDES)で構成されており、アプリケーションに柔軟に対応できるようにレーン速度、レーン数を設定できます。
シリアル・ペリフェラル・インターフェース(SPI)は、AD9161/AD9162 を構成したり、全レジスタのステータスをモニタしたりするために使われます。AD9161/AD9162 は 165 ボール、8.0 mm x 8.0 mm、0.5 mm ピッチ、CSP_BGA パッケージと 169 ボール、11 mm x 11 mm、0.8 mm ピッチ、CSP_BGA パッケージを採用しており、有鉛ボールのオプションもあります。
製品のハイライト
- 高ダイナミック・レンジで、信号再生帯域幅は最大 7.5 GHz までの RF 信号合成をサポート
- レーン数とレーン速度に関して柔軟性のある最大 8 レーンの JESD204B SERDES インターフェース
- DOCSIS 3.1 に余裕をもって適合する帯域幅とダイナミック・レンジ
- ブロードバンド通信システム
- DOCSIS 3.1 ケーブル・モデム終端システム(CMTS)/ビデオ・オン・デマンド(VOD)/エッジ直交振幅変調(EQAM)
- ワイヤレス通信インフラストラクチャ
- W-CDMA、LTE、LTE-A、ポイント to ポイント
- 計測器、自動テスト装置(ATE)
- レーダーと妨害装置
ドキュメント
データシート 1
ユーザ・ガイド 1
技術記事 1
ビデオ 2
FPGA相互運用性レポート 1
デバイス・ドライバ 1
Analog Dialogue 5
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9162BBCA | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9162BBCARL | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9162BBCAZ | CHIP SCALE BGA | ||
AD9162BBCAZRL | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9162BBCZ | 165-Ball CSPBGA (8mm x 8mm) | ||
AD9162BBCZRL | 165-Ball CSPBGA (8mm x 8mm) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
1 30, 2020 - 20_0020 AD9161/AD9162/AD9163/AD9164 Die Revision |
||
AD9162BBCA | 製造中 | |
AD9162BBCARL | 製造中 | |
AD9162BBCAZ | 製造中 | |
AD9162BBCAZRL | 製造中 | |
AD9162BBCZ | 製造中 | |
AD9162BBCZRL | 製造中 |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
デバイス・ドライバ 1
AD916x API
API library for the AD916x family of 11-Bit/16-Bit, 12 GSPS, RF Digital-to-Analog Converters
詳細を表示評価用ソフトウェア 2
JESD204 Interface Framework
Integrated JESD204 software framework for rapid system-level development and optimization
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
ツールおよびシミュレーション
Using MATLAB with ADS7 and AD916x Eval Boards
The AD916x evaluation boards can be used and controlled by a MATLAB simulation. This enables users to verify simulation results by running on actual hardware.
ツールを開くDAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
ツールを開くADIsimDDS(ダイレクト・デジタル・シンセサイザ)評価ツール ー ベータ版
ADIsimDDS は、選択したデバイスの総合的な性能を数式に基づいてモデル化し、表示します。リファレンス・クロック周波数と所望の出力周波数を入力すると、ADIsimDDS が必要な FTW を計算します。また、総合的なスペクトル性能の推定値をモデル化できるため、外付け再生フィルタの効果を確認できます。
ツールを開くADIsimRF
ADIsimRFは使いやすいRFシグナル・チェーン計算ツールです。最大50段までのシグナル・チェーンについて、カスケード・ゲイン、ノイズ、歪み、消費電力を計算し、プロット、エクスポートが可能です。ADIsimRFには、アナログ・デバイセズのRFおよびミックスド・シグナル部品のデバイス・モデルの広範なデータ・ベースも含まれています。
ツールを開くIBISモデル 2
LTspice®は、無料で提供される強力で高速な回路シミュレータと回路図入力、波形ビューワに改善を加え、アナログ回路のシミュレーションを容易にするためのモデルを搭載しています。