LTC2274
製造中16ビット、105Mspsシリアル出力ADC
- 製品モデル
- 4
- 1Ku当たりの価格
- 最低価格:$87.44
製品の詳細
- 高速シリアル・インターフェイス(JESD204)
- サンプル・レート:105Msps
- ノイズフロア:77.7dBFS
- SFDR:100dB
- SFDR:250MHzで>82dB(入力範囲1.5 VP-P)
- PGAフロントエンド(入力範囲2.25VP-P または1.5VP-P)
- 700MHzのフルパワー帯域幅S/H
- オプションの内部ディザー
- 単一3.3V電源
- 低消費電力:1300mW
- クロック・デューティ・サイクル・スタビライザ
- ピン互換ファミリ
- 105Msps:LTC2274
- 80Msps:LTC2273
- 65Msps:LTC2272
- 40ピン(6mm×6mm)QFNパッケージ
LTC2274は、入力帯域幅が700MHzという高周波で広いダイナミック・レンジの信号をデジタル化する、高速シリアル・インタフェース付き105Msps、16ビットA/Dコンバータです。このADCの入力範囲は、PGAフロントエンドで最適化することができます。出力データは、データ・コンバータ向けのJEDECシリアル・インタフェース仕様(JESD204)に従ってシリアル化されます。
LTC2274は、敏感なアナログ回路をノイズの多いデジタル・ロジックから絶縁する必要がある、要求の厳しいアプリケーションに最適です。ノイズフロアが77.7dB、SFDRが100dBという優れたAC特性を備えています。また、80fs RMSという極めて低いジッタにより、優れたノイズ性能を維持しながら高い入力周波数をアンダーサンプリングできます。最大DC仕様では、全温度範囲で±4.5LSBのINLと±1LSBのDNL(ミッシング・コードなし)が規定されています。
ENC+およびENC-の符号化クロック入力は、正弦波、PECL、LVDS、TTLまたはCMOS入力で差動またはシングルエンド・ドライブ可能です。また、クロック・デューティ・サイクル・スタビライザにより、広範なクロック・デューティ・サイクルに対してフルスピードで高性能を達成できます。
アプリケーション
- テレコム
- 受信機
- 携帯電話基地局
- スペクトル分析
- イメージング・システム
- ATE
ドキュメント
データシート 2
信頼性データ 1
ユーザ・ガイド 1
デザイン・ノート 1
技術記事 2
プレス・リリース 1
製品セレクタ・カード 2
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
LTC2274CUJ#PBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) | ||
LTC2274CUJ#TRPBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) | ||
LTC2274IUJ#PBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) | ||
LTC2274IUJ#TRPBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
評価用ソフトウェア 1
LinearLabTools
リニアテクノロジーのデータ・コンバータ評価用ボードに直接アクセスできるMATLABとPythonのプログラムを集めたツールです。
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
製品モデル | 製品ライフサイクル | 詳細 |
---|---|---|
インテジャー N PLL 1 | ||
LTC6946 | 最終販売 | ノイズとスプリアスを極めて低く抑えたVCO内蔵の0.37GHz~5.7GHz整数分周方式シンセサイザ |