ADSP-21161N
製造中SHARCプロセッサ、32ビット、100MHz、低価格
- 製品モデル
- 3
- 1Ku当たりの価格
- 価格は未定
Viewing:
製品の詳細
- 100MHz(10ns)のSIMD SHARCプロセッサ・コア
- 600MFLOPS(32ビット浮動小数点データ)、 600MOPS(32ビット固定小数点データ)
- ADSP-21x6x SHARCプロセッサとコード互換
- IEEE準拠の32ビット浮動小数点、40ビット浮動小数点、32ビット固定小数点をサポート
- 2つの演算ユニットでのSIMD動作を含む、シング ル・サイクルでの命令実行
- 1Mビットのオンチップ・デュアル・ポートSRAM
- 14個のゼロ・オーバーヘッドDMAチャンネル
- I2S対応の4つの同期シリアル・ポート
- チャンネルごとにデータの圧縮/伸長が選択可能な、128チャンネルTDMフレーム対応のシリアル・ポート
- 外部SDRAM、SBSRAM接続をサポート
- 48ビット幅外部メモリからの100MHzシングル・サイクル命令実行
32ビット浮動小数点プログラマブル・プロセッサ ADSP-21161Nは、SIMD SHARCアーキテクチャを ベースとしており、シングル・プロセッサおよび小規 模マルチプロセッサ・システム向けに最適化されてい ます。
ADSP-21161Nのコアは、最大100MHzの周波数で動作し、 600MFLOPSの性能があります。このコアは、12本のGPIOフラグ、 SPIポート、シリアル・ポートによってサポートされ、また、コアは外 部のSDRAMとSBSRAMをサポートします。ADSP-21161Nはオー ディオや広範な市場向けのマルチプロセッシング・アプリケーション に最適です。
ドキュメント
データシート 2
ユーザ・ガイド 1
アプリケーション・ノート 43
プロセッサ・マニュアル 3
製品ハイライト 2
集積回路異常 1
レガシー・エミュレータ・マニュアル 2
レガシー評価用キットマニュアル 2
製品ハイライト 2
製品選択ガイド 1
Analog Dialogue 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
ADSP-21161NCCAZ100 | 225-Ball CSPBGA (17mm x 17mm) | ||
ADSP-21161NKCAZ100 | 225-Ball CSPBGA (17mm x 17mm) | ||
ADSP-21161NYCAZ110 | 225-Ball CSPBGA (17mm x 17mm) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
2 16, 2021 - 20_0203 Assembly Transfer of ADSP-21161N Products to STATS ChipPAC Korea |
||
ADSP-21161NCCAZ100 | 製造中 | |
ADSP-21161NKCAZ100 | 製造中 | |
ADSP-21161NYCAZ110 | 製造中 | |
6 18, 2010 - 07_0093 Conversion to Laser Mark for all ADSPXXXX, ADSSTXXXX, and PC Audio Codecs Ink on Plastic Encapsulated Parts |
||
ADSP-21161NCCAZ100 | 製造中 | |
ADSP-21161NKCAZ100 | 製造中 | |
3 16, 2011 - 10_0105 Conversion to Laser Marking for the BGA Packages (Single Grades) |
||
ADSP-21161NYCAZ110 | 製造中 |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
ソフトウェアおよびツール異常 1
CrossCore® Embedded Studio
CCESは、アナログ・デバイセズのBlackfin®、SHARC®、Arm®の各プロセッサ・ファミリ向けに用意された、世界トップクラスの統合開発環境(IDE)です。
詳細を表示