AD9691
推荐新设计使用14位、1.25 GSPS JESD204B双通道模数转换器
- 产品模型
- 2
产品详情
- JESD204B(子类1)编码串行数字输出
- 每通道总功耗:1.9 W(默认设置)
- SFDR = 77 dBFS (340 MHz)
- 信噪比(SNR):63.4 dBFS(340 MHz,AIN = -1.0 dBFS)
- 噪声密度 = −152.6 dBFS/Hz
- 直流电源:1.25 V、2.50 V和3.3 V
- 无失码
- 1.58 V p-p差分满量程输入电压
- 灵活的端接阻抗
400 Ω、200 Ω、100 Ω和50 Ω差分 - 1.5 GHz可用模拟输入全功率带宽
- 95 dB通道隔离/串扰
- 用于高效AGC实现的幅度检测位
- 每个通道2个集成宽带数字处理器
12位NCO,最多4个级联半带滤波器 - 整数时钟除以1、2、4或8
- 灵活的JESD204B通道配置
- 时间戳功能
- 小信号抖动
AD9691是一款双通道、14位、1.25 GSPS模数转换器(ADC)。 该器件内置片内缓冲器和采样保持电路,专门针对低功耗、小尺寸和易用性而设计。 该器件设计用于高达1.5 GHz的宽带模拟信号采样。
这款双通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。 每个ADC均具有宽带宽输入,支持用户可选的各种输入范围。 集成基准电压源可简化设计。
各ADC数据输出内部连接到两个数字下变频器(DDC)。 每个DDC含有4个级联的信号处理级: 一个12位频率转换器(NCO)和四个半带抽取滤波器。
除了DDC模块,AD9691还具备其他功能,能够简化通信接收机的自动增益控制(AGC)。 利用ADC的快速检测输出位,可编程阈值检测器可以监控输入信号功率。 如果输入信号电平超过可编程阈值,快速检测指示器就会变为高。 由于该阈值指示器的延迟极短,因此用户能够快速调低系统增益,从而避免ADC输入端出现超量程现象。
用户可将JESD204B子类1的高速串行输出设置为各种单通道、双通道、四通道或八通道配置,具体取决于接收逻辑器件的DDC配置和可接受通道速率。 通过SYSREF±输入引脚,可提供多器件同步支持。
AD9691采用88引脚无铅LFCSP封装,额定温度范围为−40℃至+85℃工业温度范围。
产品特色
- 低功耗模拟内核,14位、1.25 GSPS双通道模数转换器(ADC),每通道1.9 W。
- 较宽的全功率带宽,支持高达1.5 GHz的IF信号采样。
- 提供可编程输入端的缓冲输入简化了滤波器设计和实施。
- 灵活的串行端口接口(SPI)控制各种产品特性和功能,满足特定系统要求。
- 可编程快速超量程检测。
- 12 mm × 12 mm、88引脚LFCSP。
应用
- 通信(宽带接收器和数字预失真)
- 仪器仪表(频谱分析仪、网络分析仪、集成式RF测试解决方案)
- DOCSIS 3.x CMTS上游接收路径
- 高速数据采集系统
参考资料
FPGA 互操作性报告 2
模拟对话 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9691BCPZ-1250 | 88-Lead LFCSP (12mm x 12mm w/ EP) | ||
AD9691BCPZRL7-1250 | 88-Lead LFCSP (12mm x 12mm w/ EP) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
6月 26, 2023 - 23_0025 Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor |
||
AD9691BCPZ-1250 | 量产 | |
AD9691BCPZRL7-1250 | 量产 |
这是最新版本的数据手册
软件资源
Evaluation Software 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
找不到您所需的软件或驱动?
硬件生态系统
部分模型 | 产品周期 | 描述 |
---|---|---|
时钟产生器件 4 | ||
LTC6951 | 最后购买期限 | 具集成型 VCO 的超低抖动、多输出时钟合成器 |
LTC6952 | 最后购买期限 | 具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL |
HMC7044 | 推荐新设计使用 | 带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器 |
AD9528 | 推荐新设计使用 | 提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器 |
时钟分配器件 3 | ||
LTC6955 | 最后购买期限 | 超低抖动 7.5GHz 11 输出扇出缓冲器系列 |
LTC6953 | 最后购买期限 | 具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器 |
HMC7043 | 推荐新设计使用 |
高性能、3.2 GHz、14输出扇出缓冲器 |
工具及仿真模型
ADC Companion Transport Layer RTL Code Generator Tool
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 ad9691的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论