DS33Z41

クワッドIMUXイーサネットマッパ

利用上の注意

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

Viewing:

製品の詳細

  • 自動フロー制御付き、10/100 IEEE 802.3イーサネットMAC (MIIおよびRMII)ハーフ/フルデュープレクス
  • レイヤ1の逆多重化によって、最大4つのT1/E1/J1またはDSLリンクの接続を実現
  • 最大7.75msの遅延差をサポート
  • チャネル(バイト)インタリーブされたバス動作
  • 帯域内OAMおよび信号処理機能
  • プログラマブルなFCSおよびインタフレーム挿入によってHDLC/LAPSをカプセル化
  • 認定情報速度コントローラが512kbps単位で分割割当て
  • シリアルインタフェース用のプログラマブルBERT
  • 外部16MB、100MHz SDRAMバッファリング
  • パラレルマイクロプロセッサインタフェース
  • 3.3V耐圧I/Oで1.8V動作
  • IEEE 1149.1 JTAG準拠
  • DS33Z41
    クワッドIMUXイーサネットマッパ
    DS33Z41:ファンクションダイアグラム
    myAnalogに追加

    myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

    新規プロジェクトを作成
    質問する
    サポート

    アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。


    ドキュメント

    さらに詳しく
    myAnalogに追加

    myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

    新規プロジェクトを作成

    ハードウェア・エコシステム

    製品モデル 製品ライフサイクル 詳細
    Product 4
    DS33Z44 クワッドイーサネットマッパ
    DS33Z11 イーサネットマッパ
    DS2155 T1/E1/J1シングルチップトランシーバ
    DS21458 クワッドT1/E1/J1トランシーバ
    Modal heading
    myAnalogに追加

    myAnalogの製品セクション(通知受け取り)、既存/新規プロジェクトに製品を追加する。

    新規プロジェクトを作成

    ツールおよびシミュレーション

    BSDLモデル・ファイル 1

    Sパラメータ 1

    IBISモデル 1


    評価用キット

    DS33Z41DK

    イーサネットトランスポートのデザインキット

    機能と利点

    • DS33Z41のイーサネットトランスポートチップセットの主要機能を検証
    • トランス、RJ48ネットワークコネクタ、および終端を備えたT1/E1クワッドトランシーバのDS21458用のリソースカードを含む
    • ハードウェアおよびソフトウェアモードをサポート
    • 搭載されたMMC2107プロセッサおよびChipViewソフトウェアによって、DS33Z41のレジスタセットにポイントアンドクリックでアクセス可能
    • 外部データのソース/シンク用のすべてのDS33Z41インタフェース端子に容易にアクセス可能
    • 複数のLEDによってロスオブシグナル、キューオーバフロー、イーサネットリンク、Tx/Rx、および割込みステータスを表示
    • わかりやすいシルクスクリーンラベルによって全コネクタ、ジャンパ、およびLEDに関する信号を識別

    製品詳細

    DS33Z41のデザインキットは、シリアルリンクによるEthernetトランスポートデバイスのDS33Z41用の使いやすい評価ボードです。DS33Z41DKは、シリアルリンク用のリソースカードとともに使用するように設計されています。これらのシリアルリンクリソースカードは、トランシーバ、トランス、およびネットワーク接続を完備しています。ダラスのChipViewソフトウェアがこのデザインキットに付属しているため、Windows®ベースのPCから設定レジスタとステータスレジスタにポイントアンドクリックでアクセスすることができます。搭載された複数LEDによって、受信のロスオブシグナル、キューオーバフロー、Ethernetリンク、Tx/Rx、および割込みステータスを表示します。

    アプリケーション

    • ボンデッドトランスペアレントLANサービス
    • T1/E1/J1、T3/E3、OC-1/EC-1、G.SHDSL、またはHDSL2/4でのイーサネット伝送
    • LAN拡張

    DS33Z41DK
    イーサネットトランスポートのデザインキット

    最新のディスカッション

    ds33z41に関するディスカッションはまだありません。意見を投稿しますか?

    EngineerZone®でディスカッションを始める

    最近表示した製品