AD9163
新規設計に推奨16 ビット、12 GSPS、RF 用 D/A コンバータとデジタル・アップ・コンバータ
- 製品モデル
- 2
- 1Ku当たりの価格
- 最低価格:$114.28
製品の詳細
- DAC更新レート: 最大12GSPS(min)
- ダイレクトRF合成@6 GSPS(min)
- DC ~ 3 GHz(NRZモード)
- DC ~ 6 Ghz(2 x NRZモード)
- 1.5 GHz ~ 7.5 GHz(ミックス・モード)
- 選択可能なインターポレーション
- 6×、 8×、 12×、 16×、 24×
- 優れた ダイナミック性能
AD9163は高性能、16ビットD/A コンバータ(DAC)で6 GSPSまでのデータ・レートをサポートします。DACコアは2倍のインターポレーション・フィルタを組みあわせたクワッド・スイッチ・アーキテクチャに基づいており、DACの有効な更新レートを一部のモードで12GSPSまで増加させることができます。高ダイナミック・レンジで広帯域なので、このDACはほとんどの厳しい高速無線周波数(RF)DACアプリケーションに適しています。
AD9163は優れたRF性能とディープ・インターポレーション・レートにより、MC-GSM、 W-CDMA、 LTE、LTE-Aなど多くのワイヤレス・インフラストラクチャ・アプリケーションに使用できます。また、最大1 GHzの広帯域幅、複素型NCO、デジタル・アップ・コンバータによりワイアレス・インフラストラクチャ信号のデュアル・バンド/トリプル・バンドのダイレクトRF合成を可能にし、高価なアナログ・アップ・コンバータを削減できます。
広アナログ帯域と高ダイナミック・レンジの組み合わせにより、最小 1 種類のキャリアから 1 GHz の信号帯域までの DOCSIS 3.1 ケーブル・インフラストラクチャをサポートするので、集合住宅(MDU)向けケーブル・アプリケーションに最適です。2xインターポレーション・フィルタ(FIR85)により、AD9163のデータ・レートとコンバータのクロック駆動を低く設定して、システム全体の電力を低減しフィルタに対する要求を軽減する事ができます。ミックス・モード動作では、AD9163は2ndと3rdナイキスト領域でRFキャリアを最大7.5GHzまで再生でき、しかもその並外れてダイナミック・レンジを維持します。出力電流は8 mA ~ 38.76 mAの範囲で設定することができます。AD9163 のデータ・インターフェースは最大8レーンのJESD204B シリアライザ/ディシリアライザ(SERDES)で構成されており、アプリケーションに柔軟に対応できるようにレーン速度、レーン数を設定できます。
シリアル・ペリフェラル・インターフェース(SPI)は、AD9163を構成したり、全レジスタのステータスをモニタしたりするために使われます。AD9163 は169ボール、11 mm × 11 mm、0.8 mm ピッチ CSP_BGA パッケージを採用しています。
製品のハイライト
- 高ダイナミック・レンジで、信号再生帯域幅は最大 7.5 GHz までの RF 信号合成をサポート
- レーン数とレーン速度に関して柔軟性のある最大 8 レーンの JESD204B SERDES インターフェース
- マルチバンド・ワイヤレス通信規格に余裕をもって適合する帯域幅とダイナミック・レンジ。
アプリケーション
- ブロードバンド通信システム
- DOCSIS 3.1 ケーブル・モデム終端システム(CMTS)/ビデオ・オン・デマンド(VOD)/エッジ直交振幅変調(EQAM)
- ワイヤレス通信インフラストラクチャ
- MC-GSM、W-CDMA、LTE、LTE-A、ポイントtoポイント
ドキュメント
データシート 1
ユーザ・ガイド 1
技術記事 1
FPGA相互運用性レポート 1
デバイス・ドライバ 1
Analog Dialogue 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
AD9163BBCZ | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) | ||
AD9163BBCZRL | 169-Ball CSPBGA (11mm x 11mm x 0.95mm) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
1 30, 2020 - 20_0020 AD9161/AD9162/AD9163/AD9164 Die Revision |
||
AD9163BBCZ | 製造中 | |
AD9163BBCZRL | 製造中 |
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
デバイス・ドライバ 1
AD916x API
API library for the AD916x family of 11-Bit/16-Bit, 12 GSPS, RF Digital-to-Analog Converters
詳細を表示評価用ソフトウェア 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
必要なソフトウェア/ドライバが見つかりませんか?
ハードウェア・エコシステム
ツールおよびシミュレーション
Using MATLAB with ADS7 and AD916x Eval Boards
The AD916x evaluation boards can be used and controlled by a MATLAB simulation. This enables users to verify simulation results by running on actual hardware.
ツールを開くDAC Companion Transport Layer RTL Code Generator
These command line executable tool generates a Verilog module which implements the JESD204 transmitter transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
ツールを開くADIsimRF
ADIsimRFは使いやすいRFシグナル・チェーン計算ツールです。最大50段までのシグナル・チェーンについて、カスケード・ゲイン、ノイズ、歪み、消費電力を計算し、プロット、エクスポートが可能です。ADIsimRFには、アナログ・デバイセズのRFおよびミックスド・シグナル部品のデバイス・モデルの広範なデータ・ベースも含まれています。
ツールを開く