LTC2274
量产16位、105Msps串行输出ADC (JESD204)
- 产品模型
- 4
产品详情
- 高速串行接口 (JESD204)
- 采样速率:105Msps
- 77.7dBFS 噪声层
- 100dB SFDR
- 在 250MHz 时的 SFDR > 82dB (1.5VP-P 输入范围)
- PGA 前端 (2.25VP-P 或 1.5VP-P 输入范围)
- 700MHz 满功率带宽 S/H (采样及保持)
- 任选的内部高频颤动
- 单 3.3V 电源
- 功耗:1300mW
- 时钟占空比稳定器
- 引脚兼容系列
- 105Msps:LTC2274
- 80Msps:LTC2273
- 65Msps:LTC2272
- 40 引脚 6mm x 6mm QFN 封装
LTC®2274是一款105Msps、16位模数转换器,配有一个高速串行接口。它专为对具有700MHz输入带宽的高频、宽动态范围信号进行数字化处理而设计。该ADC的输入范围可以采用PGA前端进行优化。输出数据根据数据转换器的JEDEC串行接口规范(JESD204)进行串行化处理。
LTC2274非常适合要求把敏感的模拟电路与噪声数字逻辑电路隔离开来的严苛应用。其AC性能包括77.7dB本底噪声和100dB无杂散动态范围(SFDR)。80fs RMS的超低内部抖动允许对高输入频率进行欠采样,具有出色的噪声性能。最大DC规格特性包括在整个温度范围内具有±4.5LSB INL、±1LSB DNL(无失码)。
编码时钟输入ENC+和ENC–可采用正弦波、PECL、LVDS、TTL或CMOS输入以差分或单端方式驱动。时钟占空比稳定器可在较宽的时钟占空比范围内提供高性能和高速度。
应用
- 电信
- 接收器
- 蜂窝基站
- 频谱分析
- 成像系统
- ATE(自动测试设备)
参考资料
数据手册 1
可靠性数据 1
用户手册 1
设计笔记 1
技术文章 3
新闻 1
产品选型卡 2
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
LTC2274CUJ#PBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) | ||
LTC2274CUJ#TRPBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) | ||
LTC2274IUJ#PBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) | ||
LTC2274IUJ#TRPBF | 40-Lead QFN (6mm x 6mm x 0.75mm w/ EP) |
这是最新版本的数据手册
软件资源
Evaluation Software 1
LinearLab Tools
A collection of Matlab and Python programs that provide direct access to Linear Technology’s data converter evaluation boards.
找不到您所需的软件或驱动?
硬件生态系统
部分模型 | 产品周期 | 描述 |
---|---|---|
整数N分频PLL 1 | ||
LTC6946 | 最后购买期限 | 具集成型 VCO 的超低噪声及杂散 0.37GHz 至 6.39GHz 整数 N 合成器 |
评估套件
最新评论
需要发起讨论吗? 没有关于 ltc2274的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论