DS34S132

不推荐用于新设计

32端口TDM-Over-Packet IC

高度集成的32端口TDM-over-Packet IC,提供业内领先的TDM-over-Packet时钟恢复

产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 32路独立TDM端口,带串行数据、时钟和同步(数据 = 64Kbps至2.048Mbps)
  • 一路100/1000Mbps (MII/GMII)以太网MAC
  • 总共256路PW,每个TDM端口各32路PW,可任意组合TDMoP和/或HDLC PW
  • PSN协议:L2TPv3或UDP over IP (IPv4或IPv6)、城域以太网(MEF-8)或MPLS (MFA-8)
  • 0、1或2 VLAN标签(IEEE 802.1Q)
  • 同步或异步TDM端口定时
    • 每个TDM端口带有一个时钟恢复引擎,其中一路可分配为全局基准
    • 支持时钟恢复技术
      • 自适应时钟恢复
      • 差分时钟恢复
      • 绝对和相对时间戳
    • 独立接收和发送接口
    • 两路时钟输入用于直接发送定时
  • 对于结构化T1/E1,每个TDM端口包括
    • DS0 TSA模块,可将任意一个时隙组合至任意PW
    • 32 HDLC/CES引擎(共256路)
    • 带或不带CAS信令
  • 对于非结构化T1/E1,每个TDM端口包括
    • 一路HDLC/SAT引擎(总共32路)
    • 从64Kbps至2.048Mbps的任意速率
  • 32位或16位CPU处理器总线
  • 基于CPU的OAM和信令
    • UDP专用的“特殊”以太网类型
    • 带内VCCV ARP
    • MEF OAM
    • 广播DA
    • NDP/IPv6
  • DDR SDRAM接口
  • 低功耗1.8V内核、3.3V I/O、2.5V SDRAM
DS34S132
32端口TDM-Over-Packet IC
DS34S132:功能框图
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

硬件生态系统

部分模型 产品周期 描述
产品 2
DS34S108 不推荐用于新设计 单/双/四/八通道TDM-Over-Packet传输器件
DS34T108 不推荐用于新设计 单/双/四/八通道TDM-Over-Packet芯片
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

最新评论

需要发起讨论吗? 没有关于 ds34s132的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览