ADAU1860
ADAU1860‑1

推荐新设计使用

三个ADC、一个DAC、具有音频DSP的低功耗编解码器

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 可编程的 FastDSP 音频处理器
    • 高达 768 kHz 的采样率
    • 双二阶滤波器、限制器、音量控制、混频
  • Tensilica HiFi 3z DSP 内核
    • 每周期四 MAC:24 x 24 位乘法器和 64 位累加器
    • 灵活的电源运行模式:24.576 MHz、49.152 MHz、73.728 MHz 和 98.304 MHz
    • 336 kB 总存储器
    • JTAG 调试和回溯
  • 低延迟 24 位 ADC 和 DAC
    • 106 dB SNR(信号通过具有 A 加权滤波器的 ADC)
    • 110 dB 综合 SNR(信号通过具有 A 加权滤波器的 DAC 和耳机)
  • 用于最大 24 级均衡器的可编程双精度 MAC 引擎
  • 8 kHz 至 768 kHz 的串行端口采样率
  • 模拟输入至模拟输出的群延时为 5 μs (fS = 768 kHz),带 FastDSP 旁路(零指令)
  • 3 个差分或单端模拟输入,可配置为麦克风或线路输入
  • 8 个数字麦克风输入
  • 模拟差分音频输出可配置为线路输出或麦克风驱动器
  • 2 个 PDM 输出通道
  • 支持 30 kHz 至 36 MHz 范围内任何输入时钟频率的 PLL
  • 4 通道异步采样速率转换器 (ASRC)
  • 2 个 16 通道串行音频端口,支持 I2S、左对齐、右对齐或高达 TDM16 (在 Turbo 模式下为 TDM12)
  • 8 个内插器和 8 个抽取器,具有灵活路由
  • 电源
    • 模拟 AVDD 为 1.8 V(典型值)
    • 数字 I/O IOVDD 为 1.1 V 至 1.98 V
    • 0.85V 至 1.21V 时的数字 DVDD
    • 在 1.8 V(典型值)下,耳机 HPVDD
    • 在 1.2 V 至 HPVDD 下,耳机 HPVDD_L
  • 控制/通讯接口
    • I2C、SPI, 或 UART 控制端口
    • 主四路 SPI (QSPI)
    • UART 通信端口
  • 从 QSPI 闪存自启动
  • 灵活 GPIO 和 IRQ
  • 56 球 0.35 mm 间距 2.980 mm × 2.679 mm WLCSP
ADAU1860
ADAU1860‑1
三个ADC、一个DAC、具有音频DSP的低功耗编解码器
ADAU1860 Functional Block Diagram ADAU1860 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

软件资源

Lark Studio

Lark Studio is a standalone Windows Graphical User Interface (GUI) tool for programing and tuning software on the Lark/Lark-Lite/SSM6515. Lark Studio includes intuitively reading/writing control registers, and providing a drag and drop interface for user to design FastDSP schematic, which can be downloaded to the target directly. It also supports safe loading, generating C source files, calculating tables of filter coefficients and visualizing filter magnitude & phase response. It also supports EQ configuration, along with calculating tables of filter coefficients and visualizing filter magnitude & phase response, generating C source files, and download to the target.

Lark SDK Setup

Lark SDK is embedded firmware package, including driver for all hardware modules of ADAU1860 and ADAU1850. It is delivered in source code format and also featured by log support, friendly high level APIs, etc.


硬件生态系统

部分模型 产品周期 描述
ADAU1797 过期 集成 HiFi 3z 和 FastDSP 核心的高性能音频编解码器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

评估套件

eval board
EVAL-ADAU1860

评估 ADAU1850 三个 ADC、一个 DAC、具有音频 DSP 的低功耗编解码器

产品详情

EVAL-ADAU1860EBZ 提供对 ADAU1860 上所有模拟和数字输入和输出的访问。ADAU1860 内核通过 ADI 公司的 Lark Studio 软件进行控制,该软件通过 USB 连接到 EVAL-ADAU1860EBZ。此外,用户可以使用 mIDAS-Link 仿真器,通过 JTAG 端口与 Tensilica HiFi 3z DSP 内核进行通信和调试。软件开发工具套件 (SDK) 也由ADI公司提供,用于数字码开发。

EVAL-ADAU1860EBZ 可由 USB 总线供电,也可由单个 5 V 电源供电。这些电源选项都调节到 EVAL-ADAU1860EBZ 所需的电压。印刷电路板 (PCB) 采用 4 层设计,内层上有接地平面和电源平面。EVAL-ADAU1860EBZ 包含用于连接外部麦克风和扬声器的连接器。主时钟可在外部提供,也可由板载 24.576 MHz 振荡器提供。

EVAL-ADAU1860
评估 ADAU1850 三个 ADC、一个 DAC、具有音频 DSP 的低功耗编解码器
EVAL-ADAU1860EBZ Evaluation Board EVAL-ADAU1860EBZ Evaluation Board - Top View EVAL-ADAU1860EBZ Evaluation Board - Bottom View

最新评论

近期浏览