ADAU1328
最終販売オーディオ・コーデック、24ビット、192kHz、2個のADC/8個のDAC内蔵、PLL
- 製品モデル
- 2
- 1Ku当たりの価格
- 価格は未定
製品の詳細
- PLLから生成されるか、または直接的に供給されるマスター・クロック
- EMIを低減する設計
- 108dB(DAC)/107dB(ADC)のダイナミック・レンジおよびS/N比
- -94dBのTHD+N
- 3.3Vの単電源
- 5Vのロジック入力に対応するトレランス
- 24ビットおよび8~192kHzのサンプル・レートに対応可能
- 差動ADC入力
- シングルエンドのDAC出力
- オート・ランプ機能付きの対数ボリューム・コントロール
- 柔軟性に優れたSPI®制御インターフェース
- クリックレス・ミュートのソフトウェア制御が可能
ADAU1328は、差動入力の2個のA/Dコンバータ(ADC)とシングルエンド出力の8個のD/Aコンバータ(DAC)を内蔵し、アナログ・デバイセズ社の特許取得技術であるマルチビットΣ-Δ(シグマ・デルタ)アーキテクチャが採用された高性能、シングル・チップのコーデックです。SPIポートが備わっているので、ボリュームやその他数多くのパラメータをマイクロコントローラで調整できます。ADAU1328は、3.3Vのデジタルおよびアナログ電源で動作します。このファミリーのその他の製品には、差動出力のDACを内蔵し、I2C®制御ポートを備えるバージョンが用意されています。
ADAU1328は、EMIの発生を低く抑えるように設計されています。この配慮は、システム設計と回路設計の両方のアーキテクチャで明らかです。ADAU1328では内蔵のPLLを使用して、L/Rクロックからマスター・クロックを生成するので、高周波数のマスター・クロックを別途用意する必要がありません。抑制ビット・クロックを使用して動作させることも可能です。EMIの発生を最小限に抑えるために、D/AコンバータとA/Dコンバータの設計には、ADI社の最新の連続時間アーキテクチャが採用されています。3.3V電源の使用により、消費電力が可能な限り低く抑えられるので、EMIの放射がさらに低減されます。
アプリケーション
- ホームシアター・システム
- セットトップ・ボックス
- デジタル・オーディオ・イフェクト・プロセッサ
ドキュメント
デバイス・ドライバ 1
製品モデル | ピン/パッケージ図 | 資料 | CADシンボル、フットプリント、および3Dモデル |
---|---|---|---|
ADAU1328BSTZ | 48-Lead LQFP (7mm x 7mm) | ||
ADAU1328BSTZ-RL | 48-Lead LQFP (7mm x 7mm) |
製品モデル | 製品ライフサイクル | PCN |
---|---|---|
2 9, 2024 - 24_0012 Addition of Analog Devices, Ireland as an Alternate Fab Site 0.35um Process |
||
ADAU1328BSTZ | 最終販売 | |
12 7, 2016 - 16_0033 Assembly Relocation to Stats ChipPAC Jiangyin and Test Transfer to Stats ChipPAC Singapore of Select QFP Products |
||
ADAU1328BSTZ | 最終販売 | |
1 5, 2009 - 07_0077 Certification of STATSChipPAC Shanghai, China and AMKOR Philippines as additional sources for Assembly & Test of QFP Packages |
||
ADAU1328BSTZ | 最終販売 | |
ADAU1328BSTZ-RL | 製造中止 | |
9 20, 2023 - 23_0061 2023 Wearable Prosumer Solutions Obsolescence Notification on select Materials. |
||
ADAU1328BSTZ | 最終販売 | |
1 29, 2014 - 14_0014 ADI Corporate Obsolescence Notice-January 2014 (Standard Products) |
||
ADAU1328BSTZ-RL | 製造中止 |
これは最新改訂バージョンのデータシートです。