ADSP-2103
製造中止16-bit, 10.2 MIPS, 3.3v, 2 serial ports
製品の詳細
- 25 MIPS, 40 ns Maximum Instruction Rate
- Separate On-Chip Buses for Program and Data Memory
- Program Memory Stores Both Instructions and Data (Three-Bus Performance)
- Dual Data Address Generators with Modulo and Bit-Reverse Addressing
- Efficient Program Sequencing with Zero-Overhead Looping: Single-Cycle Loop Setup
- Automatic Booting of On-Chip Program Memory from Byte-Wide External Memory (e.g., EPROM )
- Double-Buffered Serial Ports with Companding Hardware, Automatic Data Buffering, and Multichannel Operation
- ADSP-2111 Host Interface Port Provides Easy Interface to 68000, 80C51, ADSP-21xx, etc.
- Automatic Booting of ADSP-2111 Program Memory Through Host Interface Port
- Three Edge- or Level-Sensitive Interrupts
The ADSP-2100 Family processors are single-chip microcomputers optimized for digital signal processing (DSP) and other high speed numeric processing applications. The ADSP-21xx processors are all built upon a common core. Each processor combines the core DSP architecture-computation units, data address generators, and program sequencer-with differentiating features such as on-chip program and data memory RAM, a programmable timer, one or two serial ports, and, on the ADSP-2111, a host interface port.
ドキュメント
アプリケーション・ノート 57
技術記事 2
プロセッサ・マニュアル 1
ソフトウェア・マニュアル 5
製造中止品のデータシート 1
これは最新改訂バージョンのデータシートです。
ソフトウェア・リソース
ソフトウェアおよびツール異常 1
評価用ソフトウェア 0
最新のディスカッション
adsp-2103に関するディスカッションはまだありません。意見を投稿しますか?
EngineerZone®でディスカッションを始める