DS1746

量产

Y2K兼容、非易失时钟RAM

产品模型
8
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 集成NV SRAM、实时时钟、晶体、电源故障控制电路和锂能源
  • 时钟寄存器的访问方式与静态RAM的访问方式相同。这些寄存器驻留在RAM的前八个位置。
  • 世纪字节寄存器(即符合Y2K标准)
  • 具有完全的非易失性,在没有电源的情况下可运行超过10年
  • BCD编码的世纪、年、月、日期、星期、时、分、秒,自动闰年补偿有效期至2100年
  • 电池电压电平指示器标志
  • 电源故障写保护支持±10% VCC电源容差
  • 锂能源在首次通电之前会断电以保持新鲜度
  • 仅DIP模块标准JEDEC字节宽128k x 8静态RAM引脚排列
  • 仅PowerCap模块板
    • 表面贴装封装便于直接
    • 连接到PowerCap包含
    • 电池和晶体
    • 可更换电池(PowerCap)
    • 上电复位输出与其他密度的DS174xP计时RAM引脚兼容
  • 还提供工业温度范围:−40°C至+85°C
DS1746
Y2K兼容、非易失时钟RAM
DS1746、DS1746P:原理框图
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

硬件生态系统

部分模型 产品周期 描述
非易失性计时RAM 1
DS9034PCX PowerCap,带有晶振
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

最新评论

需要发起讨论吗? 没有关于 ds1746的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览