High Speed Converters

高速转换器的新发展可以提高宽带设计性能,同时简化RF信号路径。

了解详情

AD9694

推荐新设计使用

四通道14位、500 MSPS、1.2 V/2.5 V模数转换器

产品模型
3
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • JESD204B(子类1)编码串行数字输出
    • 通道速率高达15 Gbps
  • 总功耗:1.66 W (500 MSPS)
    • 每个模数转换器(ADC)通道:415 mW
  • SFDR:82 dBFS(305 MHz,1.80 V p-p输入范围)
  • SNR:66.8 dBFS(305 MHz,1.80 V p-p输入范围)
  • 噪声密度:−151.5 dBFS/Hz(1.80 V p-p输入范围)
  • 0.975 V、1.8 V和2.5 V直流电源供电
  • 无失码
  • ADC内部基准电压源
  • 模拟输入缓冲
  • 片内扰动,可改善小信号线性度
  • 灵活的差分输入范围
    • 1.44 V p-p至2.16 V p-p(标称值1.80 V p-p)
  • 模拟输入全功率带宽:1.4 GHz
  • 幅度检测位支持实现高效AGC
  • 集成4个宽带数字处理器
    • 48位NCO,最多4个级联半带滤波器
  • 差分时钟输入
  • 整数时钟分频值:1、2、4或8
  • 片内温度二极管
  • 灵活的JESD204B通道配置

    AD9694-EP支持防务和航空航天应用(AQEC标准)

    • 下载AD9694-EP数据手册 (pdf)
    • 军用温度范围(−55℃至+125℃)
    • 受控制造基线
    • 唯一封装/测试厂
    • 唯一制造厂
    • 产品变更通知
    • 认证数据可应要求提供
AD9694
四通道14位、500 MSPS、1.2 V/2.5 V模数转换器
AD9694 Functional Block Diagram AD9694 Pin Configuration  AD9694-EP Functional Block Diagram AD9694-EP Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

软件资源


硬件生态系统

部分模型 产品周期 描述
时钟产生器件 4
LTC6951 最后购买期限 具集成型 VCO 的超低抖动、多输出时钟合成器
LTC6952 最后购买期限 具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL
HMC7044 推荐新设计使用 带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器
AD9528 推荐新设计使用 提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器
时钟分配器件 3
LTC6955 最后购买期限 超低抖动 7.5GHz 11 输出扇出缓冲器系列
LTC6953 最后购买期限 具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器
HMC7043 推荐新设计使用

高性能、3.2 GHz、14输出扇出缓冲器

Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

Virtual Eval - BETA

Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

打开工具

IBIS 模型 1

AD9208/AD9689/AD9694/AD9695 AMI Model

打开工具

ADC Companion Transport Layer RTL Code Generator Tool

This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

打开工具
LTspice

LTspice®是一款强大高效的免费仿真软件、原理图采集和波形观测器,为改善模拟电路的仿真提供增强功能和模型。


评估套件

eval board
EVAL-AD9694

AD9694评估板

特性和优点

  • AD9694的全功能评估板
  • 用于设置和控制的SPI接口
  • 宽带巴伦驱动输入
  • 外部供电,但也可采用来自FMC的12V-1A和3.3V-3A电源
  • VisualAnalog®和SPI控制器软件接口

产品详情

AD9694EVZ支持四通道、14位、500 MSPS模数转换器(ADC) AD9694。该器件内置片内缓冲器和采样保持电路,专门针对低功耗、小尺寸和易用性而设计。该器件设计支持通信应用,能够实现高达1.4 GHz的模拟信号采样。本参考设计提供在各种模式和配置下运行该ADC所需的全部支持电路。它设计为可直接与ADS7-V2EBZ数据捕获卡接口,允许用户下载捕获的数据进行分析。Visual Analog软件包用来与器件的硬件部分实现接口,允许用户下载捕获的数据并通过用户友好型图形界面进行分析。同时,ACE软件包也兼容硬件部分,允许用户使用AD9694的SPI可编程功能。

EVAL-AD9694
AD9694评估板
AD9694-500EBZANGLE-web AD9694-500EBZBOTTOM-web AD9694-500EBZTOP-web

最新评论

近期浏览