
高速转换器的新发展可以提高宽带设计性能,同时简化RF信号路径。
了解详情AD9694
推荐新设计使用四通道14位、500 MSPS、1.2 V/2.5 V模数转换器
- 产品模型
- 3
产品详情
- JESD204B(子类1)编码串行数字输出
- 通道速率高达15 Gbps
- 总功耗:1.66 W (500 MSPS)
- 每个模数转换器(ADC)通道:415 mW
- SFDR:82 dBFS(305 MHz,1.80 V p-p输入范围)
- SNR:66.8 dBFS(305 MHz,1.80 V p-p输入范围)
- 噪声密度:−151.5 dBFS/Hz(1.80 V p-p输入范围)
- 0.975 V、1.8 V和2.5 V直流电源供电
- 无失码
- ADC内部基准电压源
- 模拟输入缓冲
- 片内扰动,可改善小信号线性度
- 灵活的差分输入范围
- 1.44 V p-p至2.16 V p-p(标称值1.80 V p-p)
- 模拟输入全功率带宽:1.4 GHz
- 幅度检测位支持实现高效AGC
- 集成4个宽带数字处理器
- 48位NCO,最多4个级联半带滤波器
- 差分时钟输入
- 整数时钟分频值:1、2、4或8
- 片内温度二极管
- 灵活的JESD204B通道配置
- 下载AD9694-EP数据手册 (pdf)
- 军用温度范围(−55℃至+125℃)
- 受控制造基线
- 唯一封装/测试厂
- 唯一制造厂
- 产品变更通知
- 认证数据可应要求提供
AD9694-EP支持防务和航空航天应用(AQEC标准)
AD9694是一款四通道、14位、500 MSPS模数转换器(ADC)。该器件内置片内缓冲器和采样保持电路,专门针对低功耗、小尺寸和易用性而设计。该器件设计用于高达1.4 GHz的宽带模拟信号采样。AD9694针对宽输入带宽、高采样速率、出色的线性度和小封装低功耗而优化。
这款四通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。每个ADC均具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计。
模拟输入和时钟信号均为差分输入。每对ADC数据输出通过纵横多路复用器内部连接到两个DDC。各DDC最多由五个级联信号处理级组成:48位频率转换器、NCO以及最多四个半带抽取滤波器。
除了DDC模块,AD9694还具备其他功能,能够简化通信接收器的自动增益控制(AGC)功能。利用ADC的快速检测输出位,可编程阈值检测器可以监控输入信号功率。如果输入信号电平超过可编程阈值,快速检测指示器就会变为高电平。由于该阈值指示器的延迟极短,因此用户能够快速调低系统增益,从而避免ADC输入端出现超量程现象。
用户可在JESD204B子类1的高速串行输出的一个或两个通道上对每对中频(IF)接收器输出进行配置,具体取决于接收逻辑器件的抽取率和可接受通道速率。通过SYSREF±、SYNCINB±AB和SYNCINB±CD输入引脚,可提供多器件同步支持。
AD9694具有灵活的掉电选项,在需要时可以明显降低功耗。所有这些特性均可通过1.8 V、三线式SPI进行编程。
AD9694采用72引脚无铅LFCSP封装,额定温度范围为−40℃至+105°C结温范围。
产品特色
- 每通道低功耗。
- 支持的JESD204B通道速率最高达15 Gbps。
- 较宽的全功率带宽,支持高达1.4 GHz的IF信号采样。
- 缓冲输入可简化滤波器设计和实施。
- 四个集成式宽带抽取滤波器和数控振荡器(NCO)模块支持多频段接收器。
- 灵活的串行端口接口(SPI)控制各种产品特性和功能,满足特定系统要求。
- 可编程快速超量程检测。
- 用于系统热管理的片内温度二极管。
应用
- 通信
- 分集多频段、多模数字接收器 3G/4G、W-CDMA、GSM、LTE、LTE-A
- 通用软件无线电
- 超宽带卫星接收器
- 仪器仪表
- 雷达
- 信号情报(SIGINT)
参考资料
数据手册 3
用户手册 1
应用笔记 1
技术文章 2
信息 1
视频 2
器件驱动器 2
FPGA 互操作性报告 2
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9694BCPZ-500 | 72-Lead LFCSP (10mm x 10mm w/ EP) | ||
AD9694BCPZRL7-500 | 72-Lead LFCSP (10mm x 10mm w/ EP) | ||
AD9694TCPZ-500-EP | 72-Lead LFCSP (10mm x 10mm x 0.75 mm w/ EP) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
6月 26, 2023 - 23_0025 Package Outline Drawing and Data Sheet Revision for Select LFCSP Products in Amkor |
||
AD9694BCPZ-500 | 量产 | |
AD9694BCPZRL7-500 | 量产 | |
12月 13, 2017 - 17_0023 AD9694 Data Sheet Specification Change |
||
AD9694BCPZ-500 | 量产 | |
AD9694BCPZRL7-500 | 量产 | |
5月 15, 2023 - 22_0267 AD9694-EP Data Sheet Revision |
||
AD9694TCPZ-500-EP | 量产 |
这是最新版本的数据手册
软件资源
Evaluation Software 1
JESD204x Frame Mapping Table Generator
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
找不到您所需的软件或驱动?
硬件生态系统
部分模型 | 产品周期 | 描述 |
---|---|---|
时钟产生器件 4 | ||
LTC6951 | 最后购买期限 | 具集成型 VCO 的超低抖动、多输出时钟合成器 |
LTC6952 | 最后购买期限 | 具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL |
HMC7044 | 推荐新设计使用 | 带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器 |
AD9528 | 推荐新设计使用 | 提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器 |
时钟分配器件 3 | ||
LTC6955 | 最后购买期限 | 超低抖动 7.5GHz 11 输出扇出缓冲器系列 |
LTC6953 | 最后购买期限 | 具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器 |
HMC7043 | 推荐新设计使用 |
高性能、3.2 GHz、14输出扇出缓冲器 |
工具及仿真模型
Virtual Eval - BETA
Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。
打开工具IBIS 模型 1
AD9208/AD9689/AD9694/AD9695 AMI Model
打开工具ADC Companion Transport Layer RTL Code Generator Tool
This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.
打开工具
LTspice®是一款强大高效的免费仿真软件、原理图采集和波形观测器,为改善模拟电路的仿真提供增强功能和模型。