MAX5871
量产16位、5.9Gsps插值和调制RF DAC,带JESD204B接口
适用于无线通信中的全数字、软件无线电(SDR)、直接RF发射机
- 产品模型
- 2
产品详情
- 简化RF设计,支持新型无线通信架构
- 避免I/Q不平衡和LO馈通
- 支持多频带RF调制
- 600MHz带宽直接RF合成,高达2.8GHz
- 5.898Gsps DAC输出更新率
- 高性能14位RF DAC核心
- 数字正交调制器和NCO,1Hz/10Hz/100Hz/1kHz/10kHz分辨率
- 5x/6x/6.67x/8x/10x/12x/13.33x/16x/20x/24x插值
- 集成时钟倍频PLL+VCO
- 高度灵活性和可配置
- 1、2或4通道JESD204B输入数据接口
- 兼容Subclass-0和Subclass-1
- 高达10Gbps每通道
- 基准时钟用于系统同步
- 多个DAC同步(Subclass-1)
- SPI接口进行器件配置
- 1、2或4通道JESD204B输入数据接口
MAX5871高性能插值和调制16位5.9Gsps RF DAC可直接合成高达600MHz瞬时带宽,覆盖从直流到高于2.8GHz频率。器件支持无线通信应用中的多标准和多频段发射机。器件支持各种通信标准的频谱模板要求,包括多载波GSM、UMTS和LTE。
器件集成多个插值滤波器、一个数字正交调制器、一个数控振荡器(NCO)、时钟倍频PLL+VCO,以及一个14位RF DAC核。用户可配置的5x、6x、6.67x、8x、10x、12x、13.33x、16x、20x或24x线性相位插值滤波器可以简化重构滤波,同时增强通带动态性能,以及降低FPGA/ASIC的输入数据带宽要求。NCO支持对输入基带信号进行完全敏捷调制,实现直接RF合成。
MAX5871支持16位输入数据,采用四通道JESD204B SerDes数据输入接口,兼容Subclass-0和Subclass-1。接口可配置为1、2或4路通道,支持高达10Gbps每通道的数据率,具有优化I/O数量和速率的灵活性。
MAX5871时钟输入具有灵活的时钟接口,支持差分正弦波或方波输入时钟信号。可旁路的时钟倍频PLL和VCO可用于产生高频采样时钟。器件可以输出经分频的基准时钟,确保系统时钟与DAC时钟同步。此外,多个器件可采用JESD204B Subclass-1实现同步。
MAX5871采用差分电流舵架构,50Ω负载时可产生0dBm满幅输出信号。器件采用1.8V和1.0V电源供电,工作在4.9Gsps时的功耗仅为2.5W。器件采用紧凑的144引脚、10mm x 10mm、FCCSP封装,工作在扩展工业级温度范围(-40°C至+85°C)。
应用
- 蜂窝基站发射机
- .5G/3G - GSM/TDMA/CDMA/UMTS
- 4G LTE and WiMAX
- 多标准和多频段发射机
- 点对点微波链路
- 无线回程
参考资料
数据手册 1
技术文章 1
视频 1
解决方案设计及宣传手册 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
MAX5871EXE+ | 144-Flipchip CSP/LGA-10X10X1.1 | ||
MAX5871EXE+T | 144-Flipchip CSP/LGA-10X10X1.1 |
这是最新版本的数据手册
工具及仿真模型
软件开发 1
评估套件
最新评论
需要发起讨论吗? 没有关于 max5871的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论