MAX12559
双路、96Msps、14位、IF/基带ADC
高性能、14位ADC,保证高IF SNR和SFDR指标
产品详情
- 高达350MHz的直接IF采样
- 优异的动态性能
- fIN = 70MHz/175MHz时,SNR为73dB/72.2dB
- fIN = 70MHz/175MHz时,SFDR为83.5dBc/78.8dBc
- 3.3V低功耗工作
- 980mW (差分时钟模式)
- 952mW (单端时钟模式)
- 全差分或单端模拟输入
- 可调节差分模拟输入电压
- 750MHz输入带宽
- 内部、外部或共用基准
- 差分或单端时钟
- 可接受25%至75%的时钟占空比
- 用户可选择DIV2与DIV4时钟模式
- 关断模式
- 2的补码或格雷码 CMOS输出
- 超量程或数据有效指示
- 小尺寸、68引脚、薄型QFN封装(10mm x 10mm x 0.8mm)
- 提供12位、引脚兼容版本(MAX12529)
- 可提供评估板(请定购MAX12559EVKIT)
MAX12559是双路、3.3V、14位模数转换器(ADC),具有全差分、宽带采样/保持(T/H)输入,用于驱动内部量化器。MAX12559优化于低功耗、小尺寸和高动态性能指标,非常适合中频(IF)与基带采样应用。双路ADC工作于3.3V单电源,在175MHz输入频率下具有典型值为72.2dB的信噪比(SNR),仅消耗980mW功率。T/H输入级可接收高达350MHz的单端或差分输入。除低功耗工作特性外,MAX12559还提供0.5mW关断模式,降低空闲周期的功耗。
灵活的基准结构允许MAX12559使用内部2.048V带隙基准或外部基准,并允许两个ADC共用基准。这种基准结构允许在±0.35V至±1.15V范围内调节满量程模拟输入范围。MAX12559具有共模参考,简化了设计,并减少了差分模拟输入电路的外部元件数量。
MAX12559支持单端或差分输入时钟,用户可选择2分频(DIV2)与4分频(DIV4)模式,提高设计的灵活性,并有助于消除时钟抖动的负面影响。允许时钟占空比在较宽范围内变化,ADC内部占空比均衡器(DCE)可对其进行补偿。
MAX12559具有两个并行、14位字宽、CMOS兼容的输出端口。数字输出格式可以通过引脚选择为2的补码或格雷码。用于数字输出级的独立电源输入可接受1.7V至3.6V供电,便于与不同逻辑电平接口。MAX12529采用10mm x 10mm x 0.8mm、68引脚、带裸露焊盘(EP)的薄型QFN封装,工作在扩展级温度范围(-40°C至+85°C)。
关于此ADC的12位、引脚兼容版本,请参考MAX12529数据资料。更多选型信息,请参考完整数据资料的Selector Guide。
若需了解所有与该器件引脚兼容的12位和14位高速ADC,请参考参数表。
应用
- 数字机顶盒
- I/Q接收器
- 中频与基带通信接收器:蜂窝、LMDS、点到点微波通信、MMDS、HFC、WLAN
- 低功耗数据采集
- 医学成像
- 便携式仪表