MAX12558
双路、80Msps、14位、IF/基带ADC
可理想用于高性能通信接收器
产品详情
- 高达400MHz的直接IF采样
- 优异的动态性能
- fIN = 70MHz/175MHz时,SNR为74.4dB/71.7dB
- fIN= 70MHz/175MHz时,SFDR为84.2dBc/79dBc
- 3.3V低功耗工作
- 789mW (差分时钟模式)
- 756mW (单端时钟模式)
- 全差分或单端模拟输入
- 可调的差分模拟输入电压
- 750MHz输入带宽
- 可调的内部或外部基准,基准可共用
- 差分或单端时钟
- 可接受25%至75%占空比的时钟
- 用户可选择的DIV2与DIV4时钟模式
- 关断模式
- 二进制补码或格雷码格式的CMOS输出
- 超量程与数据有效指示
- 小尺寸、68引脚、薄型QFN封装(10mm x 10mm x 0.8mm)
- 提供12位兼容版本(MAX12528)
- 可提供评估板(请定购MAX12558EVKIT)
MAX12558是双路3.3V、14位模数转换器(ADC),具有全差分宽带采样/保持(T/H)输入,用来驱动内部量化器。MAX12558针对低功耗、小尺寸和高动态性能进行了优化,适合中频(IF)与基带采样应用。该双路ADC由3.3V单电源供电,输入频率为175MHz时,输出信噪比典型值为71.7dB (SNR),而功耗仅为756mW。T/H输入级可接受高达400MHz的单端或差分输入。除了具有低工作功耗特性外,MAX12558还具有330µW关断模式,降低了空闲周期的功耗。
MAX12558具有灵活的基准电路,可以使用内部2.048V带隙基准或外部基准,并允许两个ADC共用基准。基准结构使得满量程模拟输入可以在±0.35V至±1.15V范围内调整。MAX12558提供的共模基准可简化设计,减少差分模拟输入电路中的外围元件数量。
MAX12558支持单端或差分输入时钟。用户可选择二分频(DIV2)与四分频(DIV4)模式,可以实现灵活的设计,并有助于消除时钟抖动的负面影响。ADC内部占空比均衡器(DCE)可在较宽范围内补偿时钟占空比的变化。
MAX12558具有两路并行、14位宽度、CMOS兼容输出。数字输出格式可以通过引脚选择为二进制补码或格雷码。数字输出采用1.7V至3.6V单电源供电,便于与不同逻辑电平接口。MAX12558采用带裸露焊盘(EP)的10mm x 10mm x 0.8mm、68引脚、薄型QFN封装,工作在扩展级(-40°C至+85°C)温度范围。
若需了解所有与该器件引脚兼容的12位和14位高速ADC,请参考参数表。
应用
- 数字机顶盒
- I/Q接收器
- 中频与基带通信接收器:蜂窝、LMDS、点到点微波通信、MMDS、HFC、WLAN
- 低功耗数据采集
- 便携式仪表
- 超声和医学成像