主页
Search
left arrow 返回 主页
Clear Search Box Icon

筛查

筛查

filter-icon
产品分类
  • RF和微波 28
  • 传感器与MEMS 17
  • 光通信和光学传感 3
  • 处理器和微控制器 29
  • 工业以太网 1
filter-icon
资源
  • 参考设计 20
    • 实验室电路 13
    • 第三方参考设计 7
  • 应用笔记 45
  • 技术文档 53
  • 教育 14
  • 术语表 9
filter-icon
行业解决方案
  • 仪器仪表和测量解决方案 13
  • 医疗健康解决方案 8
  • 无线通信解决方案 5
  • 汽车解决方案 2
  • 航空航天和防务 11
filter-icon
工具和模型
filter-icon
技术解决方案
  • 仪器仪表和测量解决方案 1
filter-icon
网站部分
  • 20
  • 0
  • 0
  • 0
filter-icon
结果类型
  • 2
  • 216
  • 342
  • 3,231
  • 46,842
  • 18,055
  • 10
  • 43
filter-icon
群组、论坛和库
  • 1,417
  • 162
  • 162
  • 1,473
  • 458
  • 3,306
  • 1,884
  • 4,588
filter-icon
  • 5,397
  • 1,095
  • 562
  • 344
  • 779
  • 1,259
  • 289
  • 1,173
filter-icon
  • 1,376
  • 1,113
  • 977
  • 753
  • 748
  • 734
  • 690
  • 670
Analog Devices Inc. logo Analog.com
20
engineer-zone-play-icon EngineerZone中文技术论坛
68,767

Analog.com上的搜索结果

20
相关性
相关性
最旧
最新

排序

  • Site_section:资源库资源库媒体中心新闻咨询展会
  • Product_categories.lvl0:时钟与定时
  • Resource_types.lvl0:参考设计
Clear All Filters Icon
External Link Icon arrow External Link Icon External Link Icon Tag pst-icon
  1. Altera Stratix IV GX FPGA Development Kit
    第三方参考设计
  2. Altera 100G Development Kit, Stratix V Edition
    第三方参考设计
  3. Terasic DE4 Development and Education Board
    第三方参考设计
    The DE4 Development Board provides the ideal hardware platform for system designs that demand high-performance, serial connectivity, and advanced memory interfacing.
  4. Xilinx Kintex UltraScale PCI Express Platform
    第三方参考设计
  5. CN0369
    实验室电路
    低相位噪声的转换锁相环频率合成器

    文件

  6. Altera Audio Video Development Kit, Stratix IV GX Edition
    第三方参考设计
  7. Altera Stratix IV E FPGA Development Kit
    第三方参考设计
  8. Xilinx Virtex-7 10G/40G/100G Optical Interface FPGA Platform
    第三方参考设计
  9. CN0217
    实验室电路
    用12位阻抗转换器实现高精度阻抗测量

    文件

  10. CN0228
    实验室电路
    单电源为28 V、高压锁相环(PLL)频率合成器供电

    文件

  • <<
  • <
  • 1
  • 2
  • >
  • >>

EngineerZone中文技术论坛上的搜索结果

68,767
    Clear All Filters Icon
    1. MAX96724F可以搭配MAX96705使用吗?

      Forum Thread
      Answered
      GMSL
      13 May, 2025
      我们有使用过max96722和max96701。 现在新硬件是max96724F和max96705,进展不是很顺利,没有mipi信号出来。 请问MAX96724F可以搭配MAX96705使用吗? GMSL_SerDes_Public_GUI工具里 …
      MAX96724interface and isolationsoftwareMAX96724FMAX96705Gigabit Multimedia Serial Link™ (GMSL)

    2. LTC4015EUHF和LTC4015IUHF的区别

      Forum Thread
      Answered
      生物/电化学/磁场/温度传感器专区
      10 May, 2025
      LTC4015EUHFLTC4015IUHF这两个型号有什么区别,性能和功能是一样的吗
      hardware

    3. MAX32625PICO的SWD如何连接

      Forum Thread
      Answered
      技术支持参考库
      10 May, 2025
      我手上有两个MAX32625PICO,我想一个用作DAPlink,另一个做为开发板,如何来连接,我偿试用使用开发板的J4的接口连接到其他的DAPlink上面 …

    4. LT3042EMSE 原理图审查协助请求

      Forum Thread
      Answered
      Power 中文专区
      08 May, 2025
      我用LT3042EMSE将5V电压转成4.5V电压给模拟电路供电,请帮忙协助审查电路原理有没有问题。

    5. 关于ADP2360的引脚顺序问题

      Forum Thread
      Answered
      Power 中文专区
      07 May, 2025
      如上图所示CIN电容横跨SW导致SW又细又长可能会导致EMI增大,我对这个芯片的引脚顺序感到很不适,我认为这是设计 …

    6. 关于ADF4350的锁定时间问题

      Forum Thread
      Answered
      时钟与DDS
      4/30/2025 2:34:57 AM
      本人最近调试ADF4350,发现锁定时间达不到要求,但是看数据手册中的例子,发现理论上应该可以达到我的要求,(If a PLL has reference …
      Integer-N PLLadf4350Phase Locked Loop (PLL) Synthesizer &amp; Translation Looprf and microwave

    7. MAX96792A聚合方式

      Forum Thread
      Answered
      GMSL
      27 April, 2025
      关于MAX96792A的聚合方式,是并排聚合吗? 文档中没有看到明确的说明。
      hardwareMAX96792A

    8. 三角波进入LTC6362IMS8差分运放后,波形变小

      Forum Thread
      Answered
      放大器专区
      26 April, 2025
      问题描述:断开差分输入端,输入端的三角波幅值4V,接上差分运放,幅值变成700mV. 三角波的特点:三角波频率是100HZ,调制载波频 …
      hardwareFully Differential AmplifiersDifferential Amplifiers and ADC DriversLTC6362IMS8#TRPBFLTC6362

    9. Do I need separate Op-Amp for REFIO if Driving multiple AD7380 using LTC6655

      Forum Thread
      Answered
      精密转换器专区
      17 April, 2025
      Hi, I need to use 3 to 4 AD7380 for data collection and using 1 LTC6655 for Reference Voltage. I do not know whether the sink current of REFIO pin is suffice. Do I need 3 to 4 Op Amp for buffering each AD7380 REFIO pin if I need to …
      Series Voltage ReferencesSimultaneous Sampling A/D ConvertersAD7380voltage referencesPrecision A/D Convertersltc6655

    10. Open Loop Simulation of AD8605

      Forum Thread
      Answered
      放大器专区
      12 April, 2025
      Hello I would like to perform a open loop simulation of AD8605 to generate open-loop gain(AOL), 1/beta, AOLbeta curves However, the result is not what I expected. Can you support on that? Thanks in advance!
      Operational Amplifiers (Op Amps)Datasheet/SpecsPrecision Op Amps (Vos &le;1mV &amp; TCVos &le;2uV/C)ad8605

    • <<
    • <
    • 1
    • 2
    • 3
    • 4
    • 5
    • 6
    • 7
    • >
    • >>
  • 关于我们
  • 职位信息
  • 新闻中心
  • 我们做些什么
  • 投资者关系
  • 销售和分销商
  • Analog.com 上的最新内容
  • 联系我们
  • 支持
  • 中文技术论坛
  • 资源库
  • Wiki
  • 模拟对话
  • 法律与风险
  • 可访问性
  • 隐私设置
  • 隐私与安全
  • Cookie 设置
  • Bilibili
  • Linkedin
  • Weixin Code