ADV3205

推荐新设计使用

60 MHZ、G = +2、16 × 16缓冲式模拟交叉点开关

产品模型
1
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 16 x 16高速非阻塞式开关阵列
  • 可对开关阵列进行串行或并行编程
  • 利用串行数据输出接口,可将多个16 x 16器件阵列以菊花链形式连接起来,从而构建更大的开关阵列
  • 完整的解决方案
    - 缓冲式输入
    - 16个输出放大器
    - 采用±5 V电源供电
    - 低电源电流:50 mA
  • 所有不利串扰低:5 MHz时,-67 dB
  • 出色的视频性能,(VS = ±5 V)
    - −3 dB带宽:60 MHz
    - 0.1 dB增益平坦度:10 MHz
    - 差分增益误差:0.1%(RL = 1 kΩ)
    - 差分相位误差:0.1°(RL = 1 kΩ)
  • 利用输出禁用功能,多个器件可以相连,且不会向输出总线提供负载
  • 利用复位引脚可以禁用所有输出
    - 通过电容与地相连可提供上电复位功能
  • 100引脚LQFP封装(14 mm × 14 mm)
ADV3205
60 MHZ、G = +2、16 × 16缓冲式模拟交叉点开关
ADV3205 Functional Block Diagram
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

评估套件

EVAL-ADV3205
ADV3205 Evaluation Board

最新评论

需要发起讨论吗? 没有关于 adv3205的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览