ADCLK950
推荐新设计使用2路可选输入、10路LVPECL输出、SiGe时钟扇出缓冲器
- 产品模型
- 2
产品详情
- 2个可选差分输入
- 工作频率:4.8 GHz
- 宽带随机抖动:75 fs rms
- 片内输入端接
- 电源:3.3 V
ADCLK950是一款超快时钟扇出缓冲器,采用ADI公司专有的XFCB3硅-锗(SiGe)双极性工艺制造,设计用于要求低抖动的高速应用。
该器件具有两个差分输入,通过IN_SEL控制引脚进行选择。两个输入均配备中心抽头、差分、100 Ω片内端接电阻,接受直流耦合LVPECL、CML、3.3 V CMOS(单端)以及交流耦合1.8 V CMOS、LVDS和LVPECL输入。提供VREFx引脚用于偏置交流耦合输入。
ADCLK950内置10个全摆幅射极耦合逻辑(ECL)输出驱动器。对于LVPECL(正ECL)工作模式,VCC偏置至正电源,VEE偏置至接地。对于ECL工作模式,VCC偏置至接地,VEE偏置至负电源。
输出级旨在从各端将800 mW直接驱动至端接于VCC− 2 V的50 Ω负载,从而获得1.6 V的总差分输出摆幅。
ADCLK950采用40引脚LFCSP封装,额定工作温度范围为−40°C至+85°C标准工业温度范围。
应用
参考资料
数据手册 1
用户手册 1
技术文章 3
常见问题 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
ADCLK950BCPZ | 40-Lead LFCSP (6mm x 6mm w/ EP) | ||
ADCLK950BCPZ-REEL7 | 40-Lead LFCSP (6mm x 6mm w/ EP) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
12月 3, 2015 - 15_0255 ADCLK9xx die change |
||
ADCLK950BCPZ | 量产 | |
ADCLK950BCPZ-REEL7 | 量产 | |
4月 29, 2015 - 14_0049 Conversion of 6x6mm and 7x7mm LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines |
||
ADCLK950BCPZ | 量产 | |
ADCLK950BCPZ-REEL7 | 量产 |
这是最新版本的数据手册
工具及仿真模型
ADCLK950 IBIS Models 1
ADIsimCLK设计与评估软件
ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 adclk950的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论