ADCLK950

推荐新设计使用

2路可选输入、10路LVPECL输出、SiGe时钟扇出缓冲器

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 2个可选差分输入
  • 工作频率:4.8 GHz
  • 宽带随机抖动:75 fs rms
  • 片内输入端接
  • 电源:3.3 V

ADCLK950
2路可选输入、10路LVPECL输出、SiGe时钟扇出缓冲器
ADCLK950 Functional Block Diagram ADCLK950 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

ADCLK950 IBIS Models 1

ADIsimCLK设计与评估软件

ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

打开工具

评估套件

EVAL-ADCLK950

Setting Up the Evaluation Board for the ADCLK950

产品详情

The user guide describes how to set up and use the evaluation board for the ADCLK950. The ADCLK950 data sheet should be used in conjunction with the user guide.

The data sheet contains full technical details about the specifications and operation of the device.

The ADCLK950 is a very high performance clock fanout buffer. The evaluation board is fabricated using a high quality Rogers dielectric material. Transmission line paths are kept as close to 50 Ω as possible.

EVAL-ADCLK950
Setting Up the Evaluation Board for the ADCLK950

最新评论

需要发起讨论吗? 没有关于 adclk950的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览