ADCLK846
推荐新设计使用1.8 V、6 LVDS/12 CMOS输出低功耗时钟扇出缓冲器
- 产品模型
- 2
产品详情
- 可选LVDS/CMOS输出
- 多达6 LVDS(1.2 GHz)或者12 CMOS(250 MHz)输出
- 每通道功耗:<16 mW(工作频率为100 MHz)
- 综合抖动:54 fs(12 kHz至20 MHz)
- 附加宽带抖动:100 fs
- 传播延迟:2.0 ns(LVDS)
- 输出上升/下降时间:135 ps(LVDS)
- 输出至输出偏斜:65 ps(LVDS)
- 睡眠模式
- 引脚可编程控制
- 1.8 V电源
ADCLK846是一款针对低抖动和低功耗优化的1.2 GHz/250 MHz、LVDS/CMOS、扇出缓冲器。可配置范围为6 LVDS至12 CMOS输出,包括LVDS和CMOS输出的组合。两条控制线路用于确定固定模块输出是LVDS输出还是CMOS输出。
时钟输入接受各种单端和差分逻辑电平,包括LVPECL、LVDS、HSTL、CML和CMOS。
表8提供用于各类连接的接口选项。SLEEP引脚使能睡眼模式以关断器件的电源。
这款器件采用24引脚LFCSP封装,工作温度范围为−40℃至+85℃的标准工业温度范围。
参考资料
数据手册 1
用户手册 1
应用笔记 1
技术文章 3
常见问题 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
ADCLK846BCPZ | 24-Lead LFCSP (4mm x 5mm w/ EP) | ||
ADCLK846BCPZ-REEL7 | 24-Lead LFCSP (4mm x 5mm w/ EP) |
产品型号 | 产品生命周期 | PCN |
---|---|---|
2月 1, 2024 - 24_0009 Qualification of alternative Wafer Fab for TSMC 0.18um Mixed Signal CMOS Process |
||
ADCLK846BCPZ | 量产 | |
ADCLK846BCPZ-REEL7 | 量产 | |
5月 5, 2014 - 14_0020 Conversion of 4x4mm body Size LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines. |
||
ADCLK846BCPZ | 量产 | |
ADCLK846BCPZ-REEL7 | 量产 | |
5月 22, 2012 - 12_0063 Conversion of Select Sizes of LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to ASE-Korea. |
||
ADCLK846BCPZ | 量产 | |
ADCLK846BCPZ-REEL7 | 量产 |
这是最新版本的数据手册
工具及仿真模型
IBIS 模型 1
ADIsimCLK设计与评估软件
ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。
打开工具评估套件
最新评论
需要发起讨论吗? 没有关于 adclk846的相关讨论?是否需要发起讨论?
在EngineerZone®上发起讨论