AD6641

推荐新设计使用

250 MHz带宽DPD观测接收机

产品模型
2
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

产品详情

  • 信噪比(SNR):65.8 dBFS(fIN最高为250MHz,500 MSPS)
  • 有效位数(ENOB):10.5位(fIN最高为250 MHz,500 MSPS,−1.0 dBFS)
  • 无杂散动态范围(SFDR):80 dBc(fIN最高为250 MHz,500 MSPS,−1.0 dBFS)
  • 出色的线性度
    • DNL = ±0.5 LSB(典型值);INL = ±0.6 LSB(典型值)
  • 集成16k × 12 FIFO
  • FIFO回读选项
    • 12位并行CMOS(62.5 MHz)
    • 6位DDR LVDS接口
    • SPORT (62.5 MHz)
    • SPI (25 MHz)
  • 高速同步功能
  • 1 GHz全功率模拟带宽
  • 集成输入缓冲器
  • 片内基准电压源,无需外部去耦
  • 低功耗
    • 695 mW (500 MSPS)
    • 可编程输入电压范围
    • 1.18 V至1.6 V,标称值1.5 V
  • 采用1.9 V模拟和数字电源供电
  • 1.9 V或3.3 V SPI和SPORT工作模式
  • 时钟占空比稳定器
  • 带可编程时钟和数据对准功能的集成数据时钟输出
AD6641
250 MHz带宽DPD观测接收机
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

软件资源

找不到您所需的软件或驱动?

申请驱动/软件

硬件生态系统

部分模型 产品周期 描述
单端转差分放大器 2
ADA4927-2 推荐新设计使用 超低失真电流反馈型ADC驱动器
ADA4938-2 推荐新设计使用 超低失真差分ADC驱动器(双通道)
全差分放大器 1
ADL5562 推荐新设计使用 2.6GHz 超低失真RF/IF差分放大器
时钟产生器件 5
AD9510 推荐新设计使用 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

AD6641 IBIS Model 1

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

打开工具

评估套件

eval board
HSC-ADC-EVALCZ

基于FPGA的数据采集套件

特性和优点

  • 64kB FIFO深度
  • 适用于单通道和多通道ADC
  • 与VisualAnalog®软件配合使用
  • 基于Virtex-4 FPGA
  • 可能需要适配器,才能与某些ADC评估板接口
  • 允许对SPI控制进行编程 每个通道的DDR编码速率高达644 MSPS SDR / 800MSPS
  • 每个通道的DDR编码速率

产品详情

HSC-ADC-EVALCZ高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®软件配合使用来快速评估高速ADC的性能。该评估套件设置简单。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。

EVAL-AD6641

AD6641 评估板

特性和优点

  • AD6641的全功能评估板
  • 用于设置和控制的SPI接口
  • 外部片上振荡器或AD9517时钟选项
  • 巴伦/变压器或放大器输入驱动选项
  • LDO调节器或开关电源选项
  • VisualAnalog和SPI控制器软件接口

产品详情

本页面提供有关评估AD6641的评估板文档和订购信息。

HSC-ADC-EVALCZ
基于FPGA的数据采集套件
EVAL-AD6641
AD6641 评估板

最新评论

近期浏览