AD9684

推荐新设计使用

14位、500 MSPS LVDS、双通道模数转换器

产品模型
3
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

产品详情

  • LVDS数字输出
  • 500 MSPS时每通道总功耗:1.1 W(默认设置)
  • 无杂散动态范围(SFDR):85 dBc(170MHz fIN,500 MSPS)
  • 信噪比(SNR):68.6 dBFS(170MHz fIN,500 MSPS)
  • ENOB = 10.9 位(170 MHz fIN)
  • DNL = ±0.5 LSB
  • INL = ±2.5 LSB
  • 噪声密度 = -153 dBFS/Hz (500 MSPS)
  • 1.25V、2.50 V和3.3V电源供电
  • 无失码
  • 模数转换器(ADC)内置基准电压源
  • 欲了解更多特性,请参考数据手册
AD9684
14位、500 MSPS LVDS、双通道模数转换器
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

软件资源


硬件生态系统

部分模型 产品周期 描述
内部电源开关降压稳压器 2
ADP2164 推荐新设计使用 6.5V4 A高效率降压DC-DC调节器
ADP2384 推荐新设计使用 20 V、4 A、同步降压DC-DC稳压器
全差分放大器 1
ADL5565 推荐新设计使用 6 GHz超高动态范围差分放大器
时钟产生器件 1
AD9528 推荐新设计使用 提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器
Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

评估套件

eval board
HSC-ADC-EVALEZ

基于FPGA的数据采集套件

特性和优点

  • 256kB FIFO深度
  • 通过单个FMC-HPC接口连接器支持多个ADC通道
  • 针对多达八(8)个6.5Gbps通道提供JESD-204B支持
  • 644 MSPS SDR和1.2 GSPS DDR并行输入
  • 与VisualAnalog®软件配合使用
  • 基于Virtex-6 FPGA
  • 简单USB端口接口(2.0)

产品详情

HSC-ADC-EVALEZ兼容FMC的高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®配合使用来快速评估高速ADC的性能。评估套件设置方便,并支持新兴串行接口标准,如JESD204B。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。

eval board
EVAL-AD9684

AD9684 评估板

特性和优点

  • AD9684的全功能评估板
  • 用于设置和控制的SPI接口
  • 宽带巴伦驱动输入
  • 无需外部电源 采用来自FMC的12 V-1 A和3.3 V-3 A电源
  • VisualAnalog®和SPI控制器软件接口

产品详情

AD9684-500EBZ用于评估双通道14位ADC AD9684。本参考设计提供在各种模式和配置下运行该器件所需的全部支持电路。它设计为可直接与HSC-ADC-EVALEZ的数据捕获卡进行接口,允许用户下载捕获的数据用于分析。Visual Analog软件包用来与器件的硬件部分实现接口,允许用户下载捕获的数据并通过用户友好型图形界面进行分析。同时,SPIController软件包也兼容硬件部分,可让用户使用AD9684的SPI可编程功能。

AD9684数据手册提供了更多有关器件配置和性能的信息,在使用这些工具时应加以参考。所有文档、VisualAnalog软件以及SPI控制器均可在高速ADC评估板页面上找到。欲了解更多信息,或有任何疑问,请发送电子邮件至highspeedproductssupport@analog.com

HSC-ADC-EVALEZ
基于FPGA的数据采集套件
EVAL-AD9684
AD9684 评估板

最新评论

需要发起讨论吗? 没有关于 AD9684的相关讨论?是否需要发起讨论?

在EngineerZone®上发起讨论

近期浏览