AD9625

推荐新设计使用

12位、2.6 GSPS/2.5 GSPS/2.0 GSPS、1.3 V/2.5 V模数转换器

产品模型
10
产品技术资料帮助

ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。

Viewing:

产品详情

  • 12位、2.5 GSPS无失码ADC
  • SFDR = 79 dBc、AIN最高为1 GHz(−1 dBFS,2.5 GSPS)
  • SFDR = 77 dBc、AIN最高为1.8 GHz(−1 dBFS,2.5 GSPS)
  • SNR = 57.6 dBFS、AIN最高为1 GHz(−1 dBFS,2.5 GSPS)
  • SNR = 57 dBFS、AIN最高为1.8 GHz(−1 dBFS,2.5 GSPS)
  • 噪声频谱密度 = −149.5 dBFS/Hz (2.5 GSPS)
  • 差分模拟输入: 1.2 V p-p
  • 差分时钟输入
  • 3.2 GHz全功率模拟输入带宽
  • 高速6或8通道JESD204B串行输出
    子类1: 6.50 Gbps (2.6 GSPS)
  • 两个独立的采用10位NCO的1/8或1/16抽取滤波器
  • 电源电压: 1.3 V、2.5 V
    • 灵活的数字输出模式
    • 内置可选数字测试码
  • 时间戳特性
  • 转换误码率 < 10−15

AD9625
12位、2.6 GSPS/2.5 GSPS/2.0 GSPS、1.3 V/2.5 V模数转换器
AD9625 Functional Block Diagram AD9625 Pin Configuration
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目
提问

参考资料

了解更多
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

软件资源


硬件生态系统

部分模型 产品周期 描述
全差分放大器 3
ADL5569 推荐新设计使用 6.0 GHz、超高动态范围、差分放大器
ADL5567 推荐新设计使用

4.8 GHz超高动态范围双通道差分放大器

ADL5566 推荐新设计使用 4.5 GHz 超高动态范围双通道差分放大器
时钟产生器件 3
HMC7044 推荐新设计使用 带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器
LTC6952 最后购买期限 具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL
LTC6951 最后购买期限 具集成型 VCO 的超低抖动、多输出时钟合成器
时钟分配器件 3
LTC6955 最后购买期限 超低抖动 7.5GHz 11 输出扇出缓冲器系列
LTC6953 最后购买期限 具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器
HMC7043 推荐新设计使用

高性能、3.2 GHz、14输出扇出缓冲器

数字控制VGA 2
ADA4961 推荐新设计使用 低失真3.2 GHz RF DGA
ADL5205 推荐新设计使用

ADL5205 35 dB范围、1 dB步长可编程VGA

Modal heading
添加至 myAnalog

将产品添加到myAnalog 的现有项目或新项目中(接收通知)。

创建新项目

工具及仿真模型

Virtual Eval - BETA

Virtual Eval是一款网络应用程序,可帮助设计人员评估ADC和DAC产品。 利用ADI公司服务器上的详细模型,Virtual Eval在几秒内可仿真关键部件的性能特征。 对工作条件(如输入音和外部抖动)以及器件特性(如增益或数字下变频)进行配置。 性能特征包括噪声、失真和分辨率、FFT、时序图、频率响应图等。

打开工具

AD9625 AMI Model

打开工具

ADC Companion Transport Layer RTL Code Generator Tool

This command line executable tool generates a Verilog module which implements the JESD204 receive transport layer. The user specifies in a configuration file one or more modes to be supported by the transport layer module. These modes are defined as a set of JESD204 parameter values: L, M, F, S, N', and CF. The transport layer converts JESD204 lane data output from a JESD204 link layer IP to a data bus with a fixed width, containing interleaved virtual converter samples. Both JESD204B and JESD204C link layers are supported.

打开工具

Visual Analog

对于正在选择或评估高速ADC的设计工程师,VisualAnalog™是一个将一组功能强大的仿真和数据分析工具与一个用户友好的图形界面集成在一起的软件包。

打开工具

ADIsimRF

ADIsimRF是一款简单易用的RF信号链计算工具。可以计算和导出多达50级的信号链级联增益、噪声、失真和功耗并绘制其曲线。ADIsimRF还包括丰富的ADI射频和混合信号元件的器件模型数据库。

打开工具

AD9625 MATLAB ADIsimADC

打开工具

评估套件

eval board
AD-FMCADC2-EBZ

AD9625评估和同步

特性和优点

  • 2.5 GSPS,采用JESD204B高速串行接口
  • 可选片上或外部时钟
  • 特定设计并增加I/O,适合多板同步

产品详情

AD-FMCADC2-EBZ是一款集成单通道ADC(速率为2500 MSPS)AD9625的高速数据采集板,采用FMC尺寸形式,支持JESD204B 高速串行接口。 AD9625是一款12位单芯片采样模数转换器(ADC),转换速率可高达2.5 GSPS。 本产品设计用于对高达第二奈奎斯特区的宽带模拟信号进行采样。AD9625集宽输入带宽、高采样速率和出色的线性度等特性于一身,非常适合于频谱分析仪、数据采集系统以及各式军工电子应用,比如雷达和干扰/抗干扰措施等。

此板符合大多数FMC规格的机械尺寸、安装孔位和其它要求。 虽然该板确实符合大多数FMC规格要求,但它不能用作现成的商用(COTS)板。 如果想要可供立即集成的商用产品,请查询众多FMC制造商之一和FMC规格(ANSI/VITA 57.1)。

该板旨在采用配合Xilinx开发系统使用的ADI参考设计。 ADI提供完整的源代码(HDL和软件)以重新创建这些项目(减去由FPGA供应商提供的、我们所用的IP),但所供信息可能不足以将其连接至自定义平台。

该板专门针对同步多个AD-FMCADC2-EBZ板而设计。 有关更多同步信息,请参阅用于同步多个GSPS转换器的测试方法

参考设计包括通过JESD204B串行接口和SPI接口的器件数据采集。 样片写入外部DDR-DRAM中。 它允许通过SPI编程器件并监控其内部寄存器。


eval board
AD-FMCOMMS11-EBZ

直接RF至基带发射无线电

特性和优点

  • TX
    • 16位12GSPS RFDAC
    • JESD204B接口
      • 8个通道,最高可达12.5Gbps
    • 1x/2x/4x/6x/8x/12x/16x/24x/32x插值
    • 最大速率下的64位NCO
    • 模拟工作模式:
      • 正常模式:6GSPS DAC速率
        • 频率合成最高可达2.5GHz(第一奈奎斯特)
      • 混频模式:6GSPS DAC速率
        • 第2和第3奈奎斯特区中的频率合成
      • 2X正常模式:12GSPS DAC速率
        • 频率合成最高可达6GHz(第一奈奎斯特)
      • 出色的动态性能
  • RX
    • 3.2GHz全功率带宽(2.5GSPS时)
      • 噪声密度 = -149.5dBFs/Hz,ENOB = 9.5位
      • SFDR = 77 dBc(1GHz Ain,2.5Gsps)
      • SFDR = 77dBc(1.8GHz Ain,2.5Gsps)
    • +/-0.3 LSB DNL,+/-1.0 LSB INL
    • 双电源:1.3V和2.5V
    • 8或6通道JESD204B输出
    • 用于快速检测输出的可编程削波阈值
    • 每通道集成两个宽带数字下变频器(DDC)
      • 10位复数NCO
      • 2个级联半带滤波器(十进制/8、十进制/16)
    • 用于同步处理对齐的时间戳
      • SYSREF设置/保持检测器
    • 可编程中断(IRQ)事件监控器

产品详情

AD-FMComms11-EBZ板是一个用于通信基础设施应用的系统平台板,展示了直接至RF (DRF)发射器和观测接收器架构。通过使用高采样速率RFDAC和RFADC,可消除上一代发射器中的许多元件,如混频器、调制器、IF放大器和滤波器。目的是使ADC或DAC尽可能靠近天线,从而提供更经济高效的通信解决方案。

分别由多GSPS RF ADC和DAC,AD9625和AD9162组成。发射路径包含巴伦、低通滤波器、增益模块和可变衰减器件,以产生适合功率放大器模块的输出。PA输出通过可变衰减器、巴伦,最终为ADC,沿观测路径耦合返回至电路板。它负责板载时钟管理;所有必要的时钟都从基准电压源产生。同时显示电源管理功能。

eval board
EVAL-AD9625

AD9625评估板

产品详情

设备要求

  • 2个AC至12 V DC电源
  • 模拟信号源、抗混叠滤波器和SMA电缆
  • 时钟源和SMA电缆
  • 运行Windows的PC
  • USB 2.0电缆
  • AD9625评估板
  • 基于FPGA的数据采集板HSC-ADC-EVALEZ

帮助文档

  • AD9625数据手册
  • VisualAnalog转换器评估工具用户手册,AN-905
  • 高速ADC SPI控制器软件用户手册, AN-878
  • 通过SPI与高速ADC接口,AN-877

软件要求

  • VisualAnalog
  • SPI控制器

模拟选项

  • 针对AD9625的单端至差分巴伦输入

所有文档和软件可从此处下载: http://www.analog.com/fifo

如有任何疑问,请发送电子邮件至: highspeed.converters@analog.com。


eval board
AD-FMCADC3-EBZ

ADA4961和AD9625模拟信号链评估和转换器同步

特性和优点

  • 2.5 GSPS,采用JESD204B高速串行接口
  • 具有21dB电压增益调节的驱动放大器接口
  • 可选片内或外部时钟
  • 特定设计并增加I/O,适合多板同步

产品详情

AD-FMCADC3-EBZ是一款高速数据采集板,集成了单通道ADC (2500 MSPS) AD9625和驱动转换器的低失真、3.2 GHz、RF DGA ADA4961。 FMC尺寸支持JESD204B高速串行接口。 本产品设计用于对高达第二奈奎斯特区的宽带模拟信号进行采样。AD9625集宽输入带宽、高采样速率和出色的线性度等特性于一身,非常适合于频谱分析仪、数据采集系统以及各式军工电子应用,比如雷达和干扰/抗干扰措施等。

此板符合大多数FMC规格的机械尺寸、安装孔位和其它要求。 虽然该板确实符合大多数FMC规格要求,但它不能用作现成的商用(COTS)板。 如果想要可供立即集成的商用产品,请查询FMC制造商和FMC规格(ANSI/VITA 57.1)。 该板旨在采用配合Xilinx开发系统使用的ADI参考设计。 ADI提供完整的源代码(HDL和软件)以重新创建这些项目(减去由FPGA供应商提供的、我们所用的IP),但所供信息可能不足以将其连接至自定义平台。

该板专门针对同步多个AD-FMCADC3-EBZ板而设计。 有关更多同步信息,请参阅 用于同步多个GSPS转换器的测试方法。

参考设计包括通过JESD204B串行接口和SPI接口的器件数据采集。 样片写入外部DDR-DRAM中。 它允许通过SPI编程器件并监控其内部寄存器。


eval board
AD-FMCADC7-EBZ

ADL5567和AD9625模拟信号链评估和集成VCO的ADF4355-2宽带频率合成器

特性和优点

  • 利用JESD204B高速串行接口可实现单通道2.5 GSPS转换
  • 具有20dB电压增益调节的驱动器放大器接口
  • 针对时钟或外部时钟的片上PLL和VCO设置
  • ADC真直流耦合输入和模拟输入前端,带宽=DC至1.8GHz

  • 产品详情

    AD-FMCADC7-EBZ是一款单通道高速数据采集板,集成了12位、单通道AD9625 (ADC采样速率:2500 MSPS)和驱动转换器的低失真、4.8 GHz、差分放大器ADL5567。FMC尺寸形式支持JESD204B高速串行接口。使用集成VCO的片上ADF4355-2宽带PLL支持所有时钟。该产品设计用于DC至1.8GHz的宽带模拟信号采样。AD9625将宽输入带宽、高采样速率和出色的线性度等特性融于一身,非常适合于频谱分析仪、数据采集系统以及各式军工电子应用。


    此板符合大多数FMC规格的机械尺寸、安装孔位等要求。虽然该板确实符合大多数FMC规格要求,但它不能用作现成的商用(COTS)板。如果需要可供立即集成的商用产品,请咨询FMC制造商并查阅FMC规格(ANSI/VITA 57.1)。


    该板针对配合Xilinx开发系统使用的ADI参考设计。ADI提供完整的源代码(HDL和软件)以重新创建这些项目(减去由FPGA供应商提供的、我们所用的IP),但所供信息可能不足以将其连接至自定义平台。


    该板专门针对放大器模拟输入上通过转换器信号链的真直流耦合而设计。从而产生尽可能宽的适合AD-FMCADC7-EBZ的频谱。


    参考设计包括通过JESD204B串行接口和SPI接口采集器件数据。样本写入外部DDR-DRAM中。它允许通过SPI编程器件并监控其内部寄存器。


    eval board
    AD-FMCADC5-EBZ

    2个ADC AD9625:运行速率为2.5GSPS,有效采样速率为5GSPS

    特性和优点

    • 2个交错式 ADC AD9625,采用双倍采样速率(显示为5GSPS)
    • 双FMC宽板,需要在载波板上配备两个完全填充的(主要是收发器)FMC连接器
    • 包括参考设计,可配合常用的Altera和Xilinx开发板一起使用。

    产品详情

    AD-FMCADC5-EBZ是一款集成两个AD9625 ADC的高速单通道数据采集板。该板可在5GSPS的有效采样速率下提供单输入,同时两个ADC在2.5GHz频率下工作并在两个边沿下进行采样工作(时钟的彼此相位相差180度)。

    虽然该板确实符合大多数FMC规格要求,但它不能用作现成的商用(COTS)板。如果需要可供立即集成的商用产品,请咨询众多FMC制造商之一。

    ADI还为此板提供参考设计(HDL和软件),可配合常用的Altera和Xilinx开发板一起使用。


    AD-FMCADC2-EBZ
    AD9625评估和同步
    AD-FMCADC2-EBZ Eval Board AD-FMCADC2-EBZ Eval Board AD-FMCADC2-EBZ Eval Board
    AD-FMCOMMS11-EBZ
    直接RF至基带发射无线电
    AD-FMCOMMS11-EBZ Block Diagram AD-FMCOMMS11-EBZ Evaluation Board AD-FMCOMMS11-EBZ Evaluation Board - Top View AD-FMCOMMS11-EBZ Evaluation Board - Bottom View
    EVAL-AD9625
    AD9625评估板
    EVAL-AD9625
    AD-FMCADC3-EBZ
    ADA4961和AD9625模拟信号链评估和转换器同步
    AD-FMCADC3-EBZ_Front AD-FMCADC3-EBZ_Back
    AD-FMCADC7-EBZ
    ADL5567和AD9625模拟信号链评估和集成VCO的ADF4355-2宽带频率合成器
    AD-FMCADC7-Front AD-FMCADC7-Back AD-FMCADC7-Combined
    AD-FMCADC5-EBZ
    2个ADC AD9625:运行速率为2.5GSPS,有效采样速率为5GSPS
    AD-FMCADC5 Block Diagram AD-FMCADC5-EBZ front view

    最新评论

    需要发起讨论吗? 没有关于 ad9625的相关讨论?是否需要发起讨论?

    在EngineerZone®上发起讨论

    近期浏览